Quartus中SignalTap遇到的问题

在Quartus软件中的Signal Tap工具用来做FPGA的板级调试,可以抓取程序中的信号进行观察,功能强大,给FPGA的调试带来了很大的便利 ,但是我们有时会遇到以下情况:
1**、加入的信号在Signal Tap的信号列表内显示为红色,点击抓取后,红色信号没有变化,无法获取FPGA中的信号**
这是因为被抓去的信号没有在程序中调用,在Quartus对程序进行综合的时候被优化掉了,所以显示为红色
在这里插入图片描述
上图中的ADC_data信号就是如此,它被赋值后但没有其他信号调用它,所以被Quartus优化掉了

在这里插入图片描述
所以在Signal Tap中这个信号显示为红色
对此:解决方案是,将这个信号作为输出信号(仅用于测试,无需分配到引脚),这样就不会被Quartus在综合时优化掉
在这里插入图片描述
这样做之后,再经过全编译,此时在Signal Tap中这个信号就会变成正常的黑色,可以正常抓取数据了
在这里插入图片描述

  • 4
    点赞
  • 20
    收藏
    觉得还不错? 一键收藏
  • 2
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值