【Verilog基础】Verilog实现加扰器(Scrambler )与解扰器(Descrambler)

本文介绍了加扰器和解扰器在数字通信系统中的作用,通过改变数字信号的统计特性以减少串扰。详细阐述了加扰器和解扰器的原理,并给出了5级移位寄存器组成的加扰器和解扰器的Verilog实现,包括TestBench验证,证明了加扰和解扰功能的正确性。
摘要由CSDN通过智能技术生成

一、加扰器和解扰器简介

一般来说,数字通信系统的设计及其性能都与所传输的数字信号的统计特性有关。在数字通信设备中,通常从0和1码的交变点提取位定时信息,若经常出现长的0或1游程,则将影响位同步的建立和保持。如果数字信号具有周期性,则信号频谱中存在离散谱线。由于电路中存在的不同程度的非线性,离散谱线有可能在多路通信系统其它路中造成串扰。为了限制这种串扰,常要求数字信号的最小周期足够长。

如果我们能够先将信源产生的数字信号变换成具有近似白噪声统计特性的数字序列,再进行传输,在接收端收到这个序列后先变换成原始数字信号,再送给用户。这样就可以给数字通信系统的设计和性能估计带来很大方便。

所谓加扰(scrambling)技术,就是不用增加多余度而扰乱信号,改变数字信号统计特性,使其近似于白噪声统计特性的一种技术。这种技术的基础是建立在反馈移位寄存器序列(伪随机序列)的理论基础之上。(同样,所谓解扰技术,就是将变换统计特性后的数字信号复原为信源产生的数字信号。)

采用级加扰技术的通信系统组成原理如下图所示。在发送端用加扰器(scrambler)来改变原始数字信号的统计特性,而接收端用解扰器(descr

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

ReCclay

如果觉得不错,不妨请我喝杯咖啡

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值