时序分析基本概念介绍<min period>

640?wx_fmt=gif

今天我们要介绍的时序分析概念是min period,全称为最小周期检查。为什么要有这个检查呢? 我们在实际设计中经常会碰到这种情况,通常在时序器件上,尤其是memory,如果我们的memory,它最高只能工作到800Mhz频率,但是我们却希望它能工作到1Ghz的频率,这时就会出现min period的violation。

min period的要求一般定义在时序库文件lib的clock pin上,如下图所示:

pin(CLK){

direction: input ;

capacitance: 1.2; 

min period: 1.25 

}

上面描述中的min period: 1.25代表着到达CLK pin的所有clock需要至少1.25ns周期,如果不满足该条件的话,工具会显示violation.

我们可以采用report_constraint -min_period -verbose来显示设计中的违反min period的情况

使用方法:

pt_shell> report_constraints -min_period -verbose

  Pin: core_top/S1D/CLK

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值