vivado 使用IP Integrator源

使用IP Integrator源

在Vivado Design Suite中,您可以在RTL中添加和管理IP子系统块设计(.bd)项目或设计。使用Vivado IP集成程序,您可以创建IP子系统块设计。IP集成程序使您能够通过实例化和将Vivado IP目录中的多个IP核互连。可以交互创建设计通过Vivado IDE中的IP integrator画布或通过Tcl命令编程。对于有关使用IP集成程序的信息,请参阅《Vivado Design Suite用户指南:设计IP》使用IP集成器的子系统(UG994)。

重要!AMD Vivado™ IP集成商是Xilinx Platform Studio(XPS)的新替代品嵌入式处理器设计,包括针对AMD Zynq的设计™ 7000台设备和MicroBlaze™处理器。要将现有的XPS设计转移到Vivado IP集成程序中,请参阅从XPS迁移到IPISE到Vivado设计套件迁移指南中的Integrator主题

1.在流导航器中,展开IP Integrator。

2.选择“创建块设计”。

这将打开Vivado IP集成器设计画布,允许您在块中添加和连接IP设计请参阅Vivado Design Suite用户指南中的此链接:使用IP设计IP子系统Integrator(UG994),了解创建新块体设计的详细信息。

3.保存新的块设计时,它会自动添加到当前项目中。您也可以在当前项目之外创建块设计,以创建的存储库可以重复使用并添加到许多不同项目中的块设计。有关更多信息关于在当前项目之外创建块设计,请参阅Vivado design Suite中的此链接

用户指南:使用IP Integrator设计IP子系统(UG994)。

注:有关创建嵌入式处理器块设计的信息,请使用MicroBlaze™ 处理器或针对Zynq 7000设备,请参阅MicroBlaze处理器嵌入式设计用户指南(UG1579)。

添加现有块设计

添加在项目外部创建的块设计源,该块设计源可能位于块设计的存储库,您可以像使用任何其他命令一样使用“添加源”命令来源有关详细信息,请参见添加设计源。

将现有块设计添加到当前项目中时,项目可能会针对不同的AMD的部分比最初针对的部分块设计。这将导致所有IP用于被锁定并且需要更新的块设计。运行工具-report_ip_status以确定通过创建新块导入的ip的状态设计用于添加现有块设计源的Tcl命令

以下是相关的Tcl命令:

• Tcl Command: report_ip_status
• Tcl Command Example: report_ip_status -name ip_status

重要!当您尝试时,锁定的IP会报告为以下严重警告消息生成块设计的输出产品:[BD 41-1336]一个或多个IP被锁定在此方块设计。有关如何解决此问题的更多详细信息和建议,请运行report_ip_status。

1.要解锁IP和块设计,请在的“IP源”选项卡中右键单击块设计“源”窗口,然后选择“报告IP状态”命令。“IP状态”报告将显示解锁块设计所需的IP部件更改。

2.在IP Status报告窗口中,选择Upgrade Selected命令升级IP在块设计中使用,以针对当前项目中使用的新零件。将块设计添加到当前项目后,必须生成输出Vivado设计套件所需的产品,以支持整个街区的设计设计流程。

生成块设计的输出产品

一旦块设计完成并验证了设计,输出产品必须生成以在整个设计流程中支持块设计。这些输出产品

包括诸如Verilog或VHDL实例化模板或HDL包装文件之类的文件,以便于将块设计集成到当前项目中,设计约束文件(XDC)包括为块设计提供时序或物理约束,以及合成网表或设计检查点以支持块设计。块设计的输出产品以当前的目标语言生成项目如果无法在中生成块设计中使用的特定IP的源文件目标语言,一条消息返回到Tcl控制台,输出产品将以可用或支持的语言生成。

要生成输出产品,请右键单击块设计并选择“生成输出”“产品”命令,或从“流导航器”中选择“生成块设计”。将显示“生成输出产品”对话框,如下所示。

生成输出产品还生成块设计的顶级网表。这个网表是根据的目标语言设置以VHDL或Verilog生成的当前项目。默认情况下,为块内的每个IP创建合成设计检查点(DCP)文件设计以加快合成时间。您可以通过选择Out of来更改合成模式“生成输出产品”对话框上的“块设计”单选按钮的上下文。了解更多有关使用上下文外流的信息,请参阅Vivado Design Suite用户中的此链接指南:使用IP Integrator(UG994)设计IP子系统。创建并生成块设计后,您需要将其实例化到您的设计中通过选择方块设计RMB → 创建包装器,或通过实例化块设计在您自己的RTL中。在创建过程中,将出现对话框。

如果要修改包装,请选择“复制生成的包装”以允许用户编辑,否则,选择“让Vivado管理包装”以自动更新。将块设计实例化到当前项目中IP积分器块设计可以实例化到HDL设计的层次结构中,或者它可以是定义为设计层次结构的顶层。要将块设计集成到现有的设计层次结构中,请打开的HDL包装方块设计。当您生成输出产品。HDL包装器提供Verilog模块声明,或者用于块设计的VHDL实体声明,并创建块设计模块的实例包装中。您可以在HDL包装中编辑实例定义,并将其剪切粘贴到设计层次结构。

HDL包装器也可以用于将块设计定义为设计的顶层。对于有关详细信息,请参阅《Vivado Design Suite用户指南:使用设计IP子系统》中的此链接IP集成器(UG994)。

 

  • 23
    点赞
  • 22
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

cckkppll

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值