【SIFT,FPGA】基于FPGA的图片sift算法,图像的配准融合在上位机上实现

160 篇文章 542 订阅 ¥79.90 ¥99.00
263 篇文章 436 订阅
本文详细介绍了基于FPGA的SIFT算法实现,包括图像存储、预处理、Hessian矩阵计算、FIFO延迟和非最大值抑制等关键步骤。通过QuartusII和MATLAB进行仿真验证,最终在上位机上实现图像的配准融合。
摘要由CSDN通过智能技术生成

目录

1.软件版本

2.本算法理论知识

1.图像存储和预处理

2.Hessian

3.FIFO

4.非最大值抑制

3.部分核心代码

4.操作步骤与仿真结论


1.软件版本

MATLAB2013b,QuartusII12.1

2.本算法理论知识

      采用的待配准图像大小为128*128的灰度图,图像的灰度值范围为0~255。将图像保存到存储器中,常用的存储器类型有FPGA自带的ROM存储器和外部SRAM存储器。其中,采用FPGA自带的ROM存储器进行图像存储,具有控制时序简单,图像读取延迟较小的特点。而外部SRAM存储器,存储空间较大,但其控制时序相对于自带的ROM存储器而言较为复杂。在本课题中,由于采用的灰度图大小为128x128,所需要的存储空间需求较小,因此选择FPGA自带的ROM作为图像存储器,ROM的存储位宽为8,存储深度

  • 4
    点赞
  • 11
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 1
    评论
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

fpga和matlab

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值