FPGA面试笔试专题——FPGA内部组成

FPGA主要由6部分组成:

1、可编程IO单元

可编程输入输出单元,是芯片与外界电路的接口,完成不同电气特性下对输入/输出信号的驱动与匹配。

  • 可以适应不同的电气标准和IO物理特性;
  • 可以调整匹配阻抗特性、上下拉电阻和输出驱动电流的大下;
  • 可以支持多种电平标准,LVDS,DDR等;

2、基本可编程逻辑单元

基本可编程逻辑单元由LUT和寄存器组成;

不仅可以用于实现组合逻辑、时序逻辑,还可以配置为分布式RAM和分布式ROM。

3、嵌入式RAM资源

即Block RAM,可配置为单双口RAM,FIFO等。

4、布线资源

布线资源连通FPGA内部的所有资源,连线的长度决定了信号在连线上的驱动能力和传输速度。

  • 全局布线资源,用于芯片内部全局时钟和全局复位/置位的布线;
  • 长线资源,用于芯片 Bank间的高速信号和第二全局时钟信号的布线;
  • 短线资源,用于完成基本逻辑单元之间的逻辑互连和布线;
  • 分布式的布线资源,用于专有时钟、复位等控制信号线。    

5、内嵌功能单元

DLL,PLL等

6、内嵌专用硬核

串并收发器(SERDES)等

FPGA芯片结构

  • 0
    点赞
  • 5
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值