
FPGA资源
文章平均质量分 83
北京革新创展科技有限公司
专注高校实验教学20年!
展开
-
北京革新创展科技有限公司-BICE-EDA数字逻辑电路设计实验(实验1.8 8-3优先编码器)
EDA数字逻辑电路设计8-3优先编码器实验需要用到北京革新创展科技有限公司B-ICE-EDA/SOPC实验箱主板上的LED指示灯,SW9-SW16组开关。请把控制拨码开关 LCD_ALONE_CTRL_SW 中开关VLPO拨置于下为低电平,可以使用LED1~LED8;请把控制拨码开关CTRL_SW中开关SEL1, SEL2拨置于下逻辑电平为00,使DP9数码管显示1,可以使用SW9-SW16组开关。原创 2022-03-17 08:55:14 · 1581 阅读 · 0 评论 -
北京革新创展科技有限公司-BICE-EDA数字逻辑电路设计实验(实验1.7 8-3编码器)
EDA数字逻辑电路设计 8-3编码器实验需要用到北京革新创展科技有限公司B-ICE-EDA/SOPC实验箱主板上的LED指示灯, SW9-SW16组开关。请把控制拨码开关 LCD_ALONE_CTRL_SW 中开关VLPO拨置于下为低电平,可以使用LED1~LED8;请把控制拨码开关CTRL_SW中开关SEL1, SEL2拨置于下逻辑电平为00,使DP9数码管显示1,可以使用SW9-SW16组开关。原创 2022-03-16 15:54:39 · 814 阅读 · 0 评论 -
北京革新创展科技有限公司-BICE-EDA数字逻辑电路设计实验(实验1.6 多路数据选择器)
EDA数字逻辑电路设计-多路数据选择器实验需要用到北京革新创展科技有限公司B-ICE-EDA/SOPC实验箱主板上的LED指示灯,SW1-SW8,SW9-SW16组开关。请把控制拨码开关 LCD_ALONE_CTRL_SW 中开关VLPO拨置于下为低电平,可以使用LED1~LED8;SW1-SW8已经固定连接到实验平台中的FPGA_CON1原创 2022-03-16 15:21:21 · 630 阅读 · 0 评论 -
北京革新创展科技有限公司-BICE-EDA数字逻辑电路设计实验(实验1.5 多路数据比较器)
EDA数字逻辑电路设计-多路数据比较器实验需要用到北京革新创展科技有限公司B-ICE-EDA/SOPC实验箱主板上的LED指示灯,SW1-SW8,SW9-SW16组开关。请把控制拨码开关 LCD_ALONE_CTRL_SW 中开关VLPO拨置于下为低电平,可以使用LED1~LED8;SW1-SW8已经固定连接到实验平台中的FPGA_CON1和FPGA_CON2处,不需要用户设置.原创 2022-03-16 15:16:48 · 1169 阅读 · 1 评论 -
北京革新创展科技有限公司-BICE-EDA数字逻辑电路设计实验(实验1.4 移位相加8位硬件乘法器电路设计)
EDA数字逻辑电路设计-移位相加8位硬件乘法器电路设计实验需要用到北京革新创展科技有限公司B-ICE-EDA/SOPC实验箱主板上的LED指示灯,SW1-SW8,SW9-SW16组开关和数码显示模块。请把控制拨码开关 LCD_ALONE_CTRL_SW 中开关VLPO拨置于下为低电平,可以使用LED1~LED8;SW1-SW8已经固定连接到实验平台中的FPGA_CON1和FPGA_CON2原创 2022-03-16 15:07:13 · 805 阅读 · 0 评论 -
北京革新创展科技有限公司-BICE-EDA数字逻辑电路设计实验(实验1.3 带进位输入的8位加法器)
EDA数字逻辑电路设计-带进位输入的8位加法器实验需要用到北京革新创展科技有限公司B-ICE-EDA/SOPC实验箱主板上的led指示灯,SW1-SW8,SW9-SW16组开关和数码管模块。请把控制拨码开关模块 LCD_ALONE_CTRL_SW 中开关VLPO拨置于下为低电平,可以使用LED1~LED8;SW1-SW8已经固定连接到实验平台中的FPGA_CON1和FPGA_CON2处...原创 2022-03-16 15:03:06 · 1113 阅读 · 0 评论 -
北京革新创展科技有限公司-BICE-EDA数字逻辑电路设计实验(实验1.2 全加器)
数字逻辑电路设计- 全加器实验需要用到北京革新创展科技有限公司B-ICE-EDA/SOPC实验箱主板上LED指示灯,SW1-SW8组开关。请把控制拨码开关模块 LCD_ALONE_CTRL_SW 中开关VLPO拨置于下为低电平,可以使用LED1~LED8;SW1-SW8已经固定连接原创 2022-03-16 14:58:33 · 501 阅读 · 0 评论 -
北京革新创展科技有限公司-BICE-EDA数字逻辑电路设计实验(实验1.1 半加器)
EDA数字逻辑电路设计-半加器实验需要用到北京革新创展科技有限公司B-ICE-EDA/SOPC实验箱主板上LED指示灯,SW1-SW8组开关。请把控制拨码开关模块 LCD_ALONE_CTRL_SW 中开关VLPO拨置于下为低电平,可以使用LED1~LED8;SW1-SW8已经固定连接到实验平台中的FPGA_CON1和FPGA_CON2处,不需要用户设置。原创 2022-03-16 14:53:59 · 1149 阅读 · 0 评论 -
北京革新创展科技有限公司-BICE-EDA综合实验(实验5.1.1 灯光控制实验-流水灯实验)
灯光控制实验-流水灯实验需要用到北京革新创展科技有限公司B-ICE-EDA/SOPC实验箱主板上F1-F6组开关,LED1-LED8模块,点阵显示模块。F1-F6已经固定连接到实验平台中的FPGA_CON1处;请把控制拨码开关 LCD_ALONE_CTRL_SW 中开关VLPO拨置于下为低电平,可以使用LED1~LED8...原创 2022-03-16 13:36:19 · 857 阅读 · 0 评论 -
北京革新创展科技有限公司-BICE-EDA存储器设计实验(实验3.1 存储器设计实验)
存储器设计实验需要用到北京革新创展科技有限公司B-ICE-EDA/SOPC实验箱主板上SW1-SW16组开关模块, LED1-LED8指示灯模块和数码管模块,SW1-SW8已经固定连接到实验平台中的FPGA_CON1和FPGA_CON2处;请把控制拨码开关CTRL_SW中开关SEL1,SEL2拨置于下逻辑电平为00,使DP9数码管显示1...原创 2022-03-16 10:51:08 · 794 阅读 · 0 评论 -
北京革新创展科技有限公司-BICE-EDA通用接口电路设计实验(实验4.1 高速AD数据采集和高速DA接口实验)
高速AD数据采集和高速DA接口实验需要用到北京革新创展科技有限公司B-ICE-EDA/SOPC实验箱主板上AD转换器模块、DA转换器模块、LCD字符型液晶显示模块、LED1-LED8指示灯模块、F1-F6按键模块;请把控制拨码开关CTRL_SW中开关SEL1拨置于下,SEL2拨置于上,逻辑电平为01,并且开关TLEN拨置于下,TLS拨置于上,使DP9数码管显示3,可以使用AD和DA转换模块。原创 2022-03-16 10:38:30 · 875 阅读 · 0 评论 -
北京革新创展科技有限公司-BICE-EDA时序电路设计实验(实验2.3 十进制加减计数器)
十进制加减计数器实验需要用到北京革新创展科技有限公司B-ICE-EDA/SOPC实验箱主板上的F1-F6组按键,SW1-SW8组开关和数码显示模块。其中F1-F6已经固定连接到实验平台中的FPGA_CON1处;SW1-SW8组开关已经固定连接到实验平台中的FPGA_CON1和FPGA_CON2处,无需用户设置;8个共阳极七段数码管的8个段码,共用FPGA I/O,已经固定连接到实验平台中的FPGA_CON1处,8个共阳极七段数码管的8个位选已经固定连接到实验平台中的FPGA_CON1处。原创 2022-03-14 16:49:12 · 1355 阅读 · 0 评论 -
北京革新创展科技有限公司-BICE-EDA时序电路设计实验(实验2.2 4位二进制增/减计数器)
4位二进制增/减计数器实验需要用到北京革新创展科技有限公司B-ICE-EDA/SOPC实验箱主板上的F1-F6组按键,SW1-SW8组开关和数码显示。其中F1-F6已经固定连接到实验平台中的FPGA_CON1处;SW1-SW8组开关已经固定连接到实验平台中的FPGA_CON1和FPGA_CON2处,无需用户设置;8个共阳极七段数码管的8个段码,共用FPGA I/O,已经固定连接到实验平台中的FPGA_CON1处,8个共阳极七段数码管的8个位选已经固定连接到实验平台中的FPGA_CON1处。原创 2022-03-14 16:43:17 · 1355 阅读 · 0 评论 -
北京革新创展科技有限公司-BICE-EDA时序电路设计实验(实验2.1 D触发寄存器)
D触发寄存器实验需要用到北京革新创展科技有限公司B-ICE-EDA/SOPC实验箱主板上的LED指示灯, SW9-SW16组开关。请把控制拨码开关 LCD_ALONE_CTRL_SW 中开关VLPO拨置于下为低电平,可以使用LED1~LED8;请把控制拨码开关CTRL_SW中开关SEL1, SEL2拨置于下逻辑电平为00,使DP9数码管显示1,可以使用SW9-SW16组开关。原创 2022-03-14 16:33:56 · 700 阅读 · 0 评论 -
革新科技嵌入式异构多核综合项目设计开发板GX-UIPD DvB
北京革新创展科技有限公司GX-ARM-STM32MP157XAA-SOM核心板和GX-UIPD DvB综合项目设计开发板是基于ST公司STM32MP157多核处理器芯片的Linux开发板,采用底板+ARM核心板+FPGA+树莓扩展+ARM处理器接口扩展的架构形式。革新科技异构多核综合项目设计开发板底板资源丰富,充分利用了STM32MP157内部资源,同时还扩充了丰富的接口和功能模块。开发板尺寸为185mm×123mm,也非常适合创新项目扩展开发。原创 2022-02-28 16:39:38 · 1883 阅读 · 0 评论 -
革新科技CIDE-EDA:实验2 二-十进制译码器
本实验主要设计一个二-十进制译码器。使用VerilogHDL语言设计二十进制译码器,输入和使能端由开关控制,通过革新科技GX-SOC/SOPC-CIDE平台LED显示灯来观察译码结果。依托平台为北京革新创展科技有限公司GX-SOC/SOPC-CIDE平台、GX-SOPC-EP3C55-FBGA484 FPGA核心开发板。原创 2022-02-25 13:21:31 · 2874 阅读 · 0 评论 -
B-ICE-EDA/SOPC FPGA创新电子教学实验平台
北京革新创展科技有限公司B-ICE IEELS系列创新教学实验平台目前主推Intel Cyclone IV/V系列,标准配置如下:主机B-ICE-EDA/SOPC,核心板可选GX-SOPC-EP4CE115-M484或GX-SOPC-5CEFA7/A5-5CEBA7/A5-M484,配置USB-Blaster仿真/下载/调试器以及配套软件demo例程资源。原创 2022-02-25 14:27:05 · 6371 阅读 · 2 评论 -
革新科技CIDE-EDA:实验1 3-8译码器
本实验主要设计一个简单的3X8译码器。 使用VerilogHDL语言设计译码器,输入和使能端由拨码开关控制,通过主板上LED显示灯来观察译码结果。依托硬件平台为北京革新创展科技有限公司GX-SOC/SOPC-CIDE实验箱,核心板为GX-SOPC-EP3C55-FBGA484 FPGA核心开发板。原创 2022-02-25 13:18:07 · 2274 阅读 · 0 评论