北京革新创展科技有限公司-BICE-EDA数字逻辑电路设计实验(实验1.5 多路数据比较器)

本实验通过北京革新创展科技有限公司的BICE-EDA/SOPC实验箱,利用Verilog语言设计一个多路数据比较器,并在QuartusII上进行编译、下载和验证。实验目标包括理解Verilog代码比较原理,熟悉QuartusII软件操作,以及掌握硬件平台的使用。实验结果显示通过LED灯指示数据比较结果,经过仿真和实际验证,确保设计的正确性。
摘要由CSDN通过智能技术生成

实验1.5 多路数据比较器
一、实验准备
该实验需要用到北京革新创展科技有限公司B-ICE-EDA/SOPC实验箱主板上的LED指示灯,SW1-SW8,SW9-SW16组开关。请把控制拨码开关 LCD_ALONE_CTRL_SW 中开关VLPO拨置于下为低电平,可以使用LED1~LED8;SW1-SW8已经固定连接到实验平台中的FPGA_CON1和FPGA_CON2处,不需要用户设置;请把控制拨码开关CTRL_SW中开关SEL1, SEL2拨置于下逻辑电平为00,使DP9数码管显示1,可以使用SW9-SW16组开关。

二、实验目的
1、了解用Verilog代码比较多路数据大小的原理;
2、熟悉QuartusII软件的相关操作,掌握数字电路设计的基本流程;
3、介绍QuartusII软件,掌握基本的设计思想,软件环境的参数配置,仿真,管脚分配,下载等基本操作。
4、熟悉北京革新创展科技有限公司B-ICE-EDA/SOPC实验箱及其核心板硬件环境。

三、实验原理
三个4位二进制数,比较它们的大小,结果用LED灯来指示比较的结果。

四、实验内容
1、用Verilog语言设计一个多路数据比较器,仿真并分析;
2、用QuartusII软件进行编译、下载到北京革新创展科技有限公司B-ICE-EDA/SOPC实验平台上进行验证,用LED实现比较的结果。

五、设计原理框图
详情参考北京革新创展科技有限公司B-ICE-EDA/SOPC实验箱实验指导书及demo资源。

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值