解决高速 PCB 中的偏移源

有时,当我们谈论偏斜时,我们并没有像应该的那样具体。大多数关于偏斜和抖动的讨论都涉及布线过程中产生的偏斜类型,即由于差分对的长度不匹配和光纤编织引起的偏斜。事实上,有许多不同的偏斜源会导致互连上的总抖动,因此在需要精确时序控制的串行和并行总线中量化这些偏斜非常重要。

如果您编制一份歪斜源列表,您会发现纤维编织引起的歪斜只是一长串歪斜源中的一个条目。我们将在下面查看这份可能的歪斜源列表,并了解它们如何影响您的 PCB 的运行。从下面的列表中,我们将看到其中一些歪斜问题不能简单地通过关注 PCB 基板中的纤维编织结构来解决。

抖动 = 总偏斜

这里要注意的第一点是抖动和偏斜之间的区别,以及随机抖动/偏斜和确定性抖动/偏斜之间的区别。我见过的关于偏斜的最佳定义可能来自 Steve Corrigan 撰写的德州仪器旧应用说明。在这篇应用说明中,Steve 将抖动描述为“所有偏斜的总和”。这应该可以解释为什么有些作者有时会交替使用“抖动”和“偏斜”(我自己也错误地这样做过)。JEDEC 对抖动和偏斜有自己的定义。

随机还是确定性?

无论使用哪个术语,“抖动”有时与随机偏差有关,而“偏差”一词则用于指代伪随机偏差或确定性偏差。实际上,随机偏差只有一个来源:热噪声。构成所有物质的原子和分子的随机运动确实会导致电子电路中的噪声,但这只在高精度低电平测量中很重要。在大多数应用中,您需要担心的偏差源是确定性的,并且可以追溯到根本原因。

偏差的来源

下表列出了 PCB 中可能出现的偏差源列表,以及每个偏差出现位置的简要说明。

纤维编织引起的倾斜

造成这一现象的原因是 PCB 基板材料的结构具有周期性不均匀性和各向异性。最好使用机械铺展的玻璃纤维来减少这一现象。

周期性偏差

由系统中其他源引起的周期性噪声引起,例如高速 I/O 切换引起的电源轨噪声。

有界不相关偏差

由串扰引起;这种偏差与受害互连上的活动不相关,因此看起来是随机的。

占空比失真

这可能是另一个噪声源的副作用。它指的是开关阈值或逻辑阈值偏离其理想值的情况,这会导致脉冲序列的上升沿发生偏移。

反思

如眼图所示,接收器处的反射会导致符号间干扰;在这种情况下,反射的符号会在所有后续符号上产生提前或推迟的上升沿。

数据相关脉宽调制

这是高速通道中带宽限制特性的副作用(例如,损耗或终端色散,寄生电容)

这张表中有很多内容;我们有多个倾斜源,它们与纤维编织效应关系不大,无法通过应用长度匹配完美解决!但是,如果您查看第一行下方,我们会发现大多数这些倾斜源出现在系统级别,这是由于系统中不同功能块之间或芯片与电路板之间的相互作用造成的。

您能消除所有偏差吗?

不幸的是,答案是否定的,你永远无法完全消除偏斜。即使你抑制了上面列出的所有确定性偏斜源,由于热噪声,仍然会存在一定量的随机偏斜。虽然你永远无法完全消除偏斜,但你可以通过一些基本的布局指南努力将其最小化。

  • 玻璃编织: 使用更紧密的编织材料,如铺展玻璃;这可以直接解决纤维编织引起的倾斜
  • 串扰和寄生效应:了解导致两个互连之间寄生耦合的原因,并规划布局以减少这种耦合。处理寄生耦合最简单的方法是进行适当的堆叠设计,以实现适当的接地放置
  • 端接:确保通道以平坦的目标阻抗端接,直至达到通道所需的带宽限制。换句话说,确保通道至少以通道的奈奎斯特频率端接。
  • 电源完整性:确保需要高速信号精确定时或边沿速率精确定时的组件能够接收稳定的电源。

处理完这些问题后,可以应用标准差分或并行总线延迟调整结构来补偿 PCB 中剩余的偏移,以处理任何长度不匹配问题。此时,即使互连中存在一些残余偏移,大部分偏移也会得到解决,并且信号仍会在接收器 I/O 处对齐。

  • 10
    点赞
  • 5
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

jkh920184196

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值