FPGA实现低高速接口更新说明

100 篇文章 58 订阅 ¥99.90 ¥299.90
本文档详细列举了基于FPGA实现的各种高速低速接口的完成情况,包括IIC、SPI、UART、CAN、RGMII、QSGMII、SRIO、DDR2/3/4、AD7606/7768及DA8811接口,大部分已实现,部分接口待更新。作者鼓励遇到问题的朋友进行交流讨论。
摘要由CSDN通过智能技术生成

1 基于FPGA实现高/低速接口(更新说明)

01、基于FPGA实现IIC接口;已实现。
02、基于FPGA实现SPI接口;已实现。
03、基于FPGA实现UART接口;已实现。
04、基于FPGA实现CAN接口;已实现。
05、基于FPGA实现RGMII接口;已实现,待更新。
06、基于FPGA实现QSGMII接口;已实现,待更新。
07、基于FPGA实现SRIO接口;已实现,待更新。
08、基于FPGA实现DDR2接口;已实现,待更新。
09、基于FPGA实现DDR3接口;已实现,待更新。
10、基于FPGA实现DDR4接口;已实现,待更新。
11、基于FPGA实现AD7606接口;已实现,待更新。
12、基于FPGA实现AD7768接口;已实现。
13、基于FPGA实现DA8811接口;已实现。
14、基于FPGA实现LZW压缩算法;已实现。

 

2 更新进行中。。。。。

希望对你有帮助,如果遇到问题,可以一起沟通讨论,邮箱:jhqwy888@163.com。

 

 

 


 

  • 2
    点赞
  • 5
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

宁静致远dream

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值