
FPGA逻辑题笔试
文章平均质量分 70
小灰灰的FPGA
从事FPGA开发设计,图像处理爱好者,芯片驱动控制爱好者,数据处理算法爱好者,通信行业工作者
展开
-
FPGA逻辑笔试题(七)
31、在FPGA设计中,如果时钟信号没有走全局时钟网络,会有什么影响?( A B C )A 时钟的SKEW会显著增大B 减少功耗C 会影响时序D 驱动能力增强解析: 全局时钟网络是一种全局布线资源,它可以保证时钟信号到达各个目标逻辑单元的时延基本相同。FPGA中的全局时钟网络资源,贯穿整个器件,为各个Bank中的各个资源类型(IO、LE/ALM、乘法器、M9K等)提供服务。走全局时钟网络的信号具有低偏斜(Skew)、低抖动(Jitter)以及高扇出(Fan-out)的特点。适合使用全局时钟网络原创 2022-03-04 15:57:24 · 11763 阅读 · 0 评论 -
FPGA逻辑笔试题(六)
26、下列哪种说法正确 A B DA 同步复位增加了时序收敛的难度B 同步化异步复位可以保证逻辑正确复位C 从使用资源的角度看,应该使用异步复位D 异步复位可能会导致逻辑错误27、关于任务和函数的区别,下列说法错误的是 AA 函数可以包含时延和时序控制B 函数不能调用任务C 函数必须带有至少一个输入D 函数只能返回一个值解析:任务和函数的共同点:1)任务和函数必须在模块内定义,其作用范围仅适用于该模块,可以在模块内多次调用。2)任务和函数中可以声明局部变量,如寄存器,时间,整数,实原创 2022-03-02 16:07:24 · 1343 阅读 · 0 评论 -
FPGA逻辑笔试题(五)
21、一个因果稳定的离散系统,其H(z)的全部极点须分布在z平面的 BA 单位圆内 B 单位圆上 C 单位圆内或单位圆上 D 单位圆外解析: 对于既是稳定的又是因果的离散系统,其系统函数H(z)极点都在z平面的单位圆内。其逆也成立,即若H(z)的极点均在单位圆内,则该系统必是稳定的因果系统。22、对于序列的傅里叶变换而言,其信号的特点是 CA 时域离散周期,频域连续非周期B 时域离散非周期,频域连续非周期C 时域离散非周期,频域连续周期D 时域连续非周期,频域连续非周期解析原创 2022-02-28 20:06:26 · 1316 阅读 · 0 评论 -
FPGA逻辑笔试题(四)
16、一个VHDL程序至少要包括A 实体 B 子程序 C 结构体 D 进程解析: VHDL程序的结构基本相同,一般由库、程序包、实体、结构体及配置语句构成。其中实体和结构体两部分是必需的,由这两部分即可构成一个简单的VHDL程序。17、当稳压管在正常稳压工作时,其两端施加的外部电压的特点为 BA 正向偏置但不击穿B 反向偏置且被击穿C 正向偏置且被击穿D 反向偏置但不击穿解析:稳压管也是一种晶体二极管,它是利用PN结的击穿区具有稳定电压的特性来工作的。稳压二极管的特点就是击原创 2022-02-28 09:51:22 · 869 阅读 · 0 评论 -
FPGA逻辑笔试题(三)
11、属于组合逻辑的电路 AA 全加器 B 移位寄存器 C 计数器 D 触发器12、不是组合逻辑的电路 BA 编码器 B D触发器 C 加法器 D 译码器解析:组合逻辑:全加器 编码器 译码器时序逻辑:移位寄存器 计数器 触发器13、双向总线采用 BA 全加器 B 三态门 C 译码器 D 数据分配器解析:在双向数据总线中常采用三态门构成,因为器件免不了要进行输入输出数据,常规的输入和输出是分开的两个接口要不停的切换比较麻烦,这样优点是只要一个接口就可原创 2022-02-25 13:15:37 · 763 阅读 · 0 评论 -
FPGA逻辑笔试题(二)
6、时序电路的一般特征不包括 CA 系统的状态保持或者变化情形取决于系统的输入及其当前状态B 时序机的状态图和状态表是相同的设计信息的两种不同的表示形式C 可以没有时钟D 时序电路(状态机)的当前状态和输入信号决定了其下一状态及输出解析:时序电路一定需要由时钟沿触发的触发器来保存数据。状态机主要分为Moore型状态机和Mealy型状态机两大类,其共同点是:状态的跳转都和当前状态与输入有关。主要的区别在于输出:Moore型状态机的输出只和当前状态有关而与输入无关;而Mealy型状态机的输原创 2022-02-24 09:53:17 · 1095 阅读 · 0 评论 -
FPGA逻辑题笔试(一)
1、十进制46.25对应的二进制表达式为 DA 101110.11 B 101101.01 C 101110.1 D 101110.01解析:整数部分除以2的余数逆向排序,小数部分乘以2结果取整数部分2、在时序电路的状态转换表中,若状态数N=3,则状态变量数最少为 CA 4 B 8 C 2 D 16解析:独热码表示:3’b001,3’b010,3’b100;二进制码:2’b00 2’b01,2’b10;格雷码:2’b00,2’b01,2’b11独热码:独热码的每个状态只有1bit是不同的,付出的原创 2022-02-23 10:39:28 · 3970 阅读 · 0 评论