同步D触发器
R、S 之间有约束限制了同步RS触发器的使用,为了解决该问题,便出现了电路的改进形式 —— 同步D触发器
电路组成 & 逻辑符号
工作原理
- C P = 0 CP=0 CP=0 时,触发器不受 D D D 端输入信号的控制,触发器保持原状态不变
- C P = 1 CP=1 CP=1 时,触发器可接受 D D D 端输入的信号,其状态翻到和 D D D 的状态相同
特性表 & 特性方程
应用举例-波形图绘制
【例】设同步 D 触发器初始状态为 0 ,试对应输入波形画出 Q Q Q 和 Q ‾ \overline{Q} Q 的波形
同步D触发器的特点
- 时钟电平控制,输入无约束问题,优于同步 RS 触发器
- C P = 1 CP=1 CP=1 时跟随,下降沿到来时才锁存
- 仍然存在空翻现象,限制了同步触发器的应用
集成同步D触发器
TTL集成同步D触发器:74LS375
四位双稳态锁存器,当 L E LE LE 为高电平时,输出 Q Q Q 与输入 D D D 相一致
Q n + 1 = S + R ‾ Q n = D + D ‾ ‾ Q n = D Q^{n+1}=S+\overline{R}Q^n=D+\overline{\overline{D}}Q^n=D Qn+1=S+RQn=D+DQn=D ( C P = 1 CP = 1 CP=1 期间有效)