【Verilog】D触发器的同步复位和异步复位

一、同步复位

module top_module (
    input clk,reset,
    input [7:0]d,
    output [7:0] q );
	always @(posedge clk) begin
		if (reset) begin
			q = 8'b0000_0000;
		end
		else begin
			q = d;
		end
	end
endmodule

在这里插入图片描述

二、异步复位

module top_module(
	input clk,areset,
	input [7:0]d,
	input [7:0]q
	);
	always @(posedge clk or posedge areset) begin
		if (areset) begin
			q = 7'd0;
			
		end
		else  begin
			q = d;
		end
	end
endmodule

在这里插入图片描述

三、小结

同步和异步复位触发器之间代码的唯一区别在于灵敏度列表。

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值