Verilog中reg和SystemVerilog中logic的区别

这篇博客介绍了SystemVerilog中reg和logic数据类型的差异。logic是增强版的reg,可以被连续赋值和门驱动,但只能有一个驱动源,适合检查设计中的驱动冲突。而reg常用于always块中表示触发器。在构建验证测试平台时,使用logic能帮助发现潜在的驱动冲突问题,而wire则用于双向总线等需要多源驱动的情况。
摘要由CSDN通过智能技术生成

关于reg和logic的区别,在SystemVerilog验证测试平台编写指南中有所提出,如下所示:
SystemVerilog对经典的reg数据类型进行了改进,使得他除了作为一个变量以外,还可以被连续赋值、门单元和模块所驱动。为了与寄存器类型相区别,这种改进的数据类型称为logic。任何使用线网的地方均可以使用logic,但是要求logic不能有多个结构性的驱动,例如在对双向总线建模的时候,此时,需要使用线网类型,例如wire,SystemVerilog会对多个数据来源解析后确定最终值。
logic数据类型的使用:

module logic_data_type(input logic rst_h);
  parameter CYCLE=20;
  logic q, q_l, d, clk, rst_l;
  initial begin
    clk = 0;  //过程赋值
    forever #(CYCLE/2) clk = ~clk;
  end
  assign rst_l = ~rst_h;  //连续赋值
  not n1(q_l, q);         //q_l被门驱动
  my_diff(q, d, clk, rst_l); //q被模块驱动
endmodule

由于logic类型只能有一个驱动,所以你可以使用它来查找网单中的漏洞。把你所有的信号都声明为logic而不是reg或wire,如果存在多个驱动,那么编译时就会出现错误。当然,有些信号你本来就希望有多个驱动,例如双向总线,这些信号就需要被定义成线网类型,例如wire。

verilog中对reg类型的解释如下:
寄存器是数据存储单元的抽象。寄存器数据类型的关键字是reg。通过赋值语句可以改变寄存器储存的值,其作用于改变触发器储存的值相当。
reg型数据常用来表示always模块内指定信号,常代表触发器。通常在设计中要由always模块通过使用行为描述语句来表达逻辑关系。在always模块内被赋值的每一个信号都必须定义成reg型。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值