【芯片前端】与RR调度的相爱相杀——verilog实现RR调度器2

前言

【芯片前端】与RR调度的相爱相杀——verilog实现RR调度器1

上篇博客把一个基本的RR调度器实现了下,然后这篇来处理其中存在的keep问题;

keep问题

目前已经实现的代码能够实现基本的rr调度,但是在调度时候会遇到两个问题:

1.由于grant是实时由new_grant和old_grant逻辑生成的,有可能导致grant的值在两次ack之间发生改变,由于grant一般直接作用于对外输出valid以及info选取,这会导致valid维持有效期间info信息改变,而在一些协议如axi中valid置起后至握手前,info信息是不允许改变的,也就是说目前的RTL实现可能会违背一些接口协议;

 如上图,bit[1]本身已经得到调度,但是在ack之前bit[0]为高有效了这就使得grant值改变,调度出的info也会随之改变了;

2.还是因为grant会在ack回来之前会有跳变,这可能会导致低优先级区域(即power

  • 0
    点赞
  • 5
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

尼德兰的喵

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值