7 系列 FPGA 引脚及封装(参考ug475)

本文针对 xc7k325tffg900-2 型号 FPGA 进行分析讨论。

可在 Vivado 软件输入下面 tcl 指令打开器件视图。

link_design -part xc7k325tffg900-2

I/O Bank

图中共 15 个 I/O Bank,14 个时钟区域。其中:

  • 7 个 High Range 类型的 I/O Bank(位于 Device 视图的左侧);
  • 3 个 High Performance 类型的 I/O Bank(位于 Device 视图的右下角);
  • 4 个 MGT 类型的 I/O Bank(位于 Device 视图的右上角);
  • 1 个 Dedicated 类型的 I/O Bank(未在 Device 视图中显示)。

在这里插入图片描述

在这里插入图片描述

Pins

引脚定义

在这里插入图片描述

在这里插入图片描述

在这里插入图片描述

在这里插入图片描述

在这里插入图片描述

在这里插入图片描述

I/O and Multi-Function Pins

在这里插入图片描述

Power Supply Pins

在这里插入图片描述

Dedicated XADC Pins

在这里插入图片描述

Transceiver Pins

在这里插入图片描述

Dedicated Configuration Pins

在这里插入图片描述

Temperature Sensor Pins

在这里插入图片描述

Device 视图

整个 FPGA

在这里插入图片描述

在这里插入图片描述

IOB

在这里插入图片描述

ILOGIC,OLOGIC,IDELAY,ODELAY

在这里插入图片描述

BUFIO,BUFR,IDELAYCTRL

在这里插入图片描述

BUFMRCE

在这里插入图片描述

BRAM,DSP

在这里插入图片描述

IBUFDS_GTE2

在这里插入图片描述

CLB

在这里插入图片描述

BUFGCE

在这里插入图片描述

BUFHCE

在这里插入图片描述

参考资料

注:所有参考资料都在该文档绑定的下载资源里面,需要可以下载!

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

FPGA的花路

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值