1、地址信号的位宽代表了能够访问从机的范围,主机对从机的控制实际上是通过访问从机的寄存器实现的。而不能跨越4KB地址边界的原因:从机寄存器块的最小分块单元是1k byte或者4kbyte,如果跨越的话就会带来一个burst访问两个slave的风险。
AXI4不支持写交织的原因:AMBA protocol中并未对此给出明确的解释。但是仔细阅读写交织的描述,可以发现:
1)其相较于读交织有着额外的要求,这也意味着要实现写交织,在总线系统设计中需要增加复杂的逻辑,且容易产生死锁。2)对于同一master,master可以自行规划写数据的顺序(比如将不同写事务进行拆解重组),达到与写交织一样的效果。而只有在多master,且master的写速度不同时,写交织才能够派上用场,因此写交织的应用场景也不够广泛。
2、AXI4.0和AXI3.0的区别
写通道的ID在AXI4协议中被取消了,这也就意味着写通道的写顺序必须与写地址通道保持一致。spec中讲取消这一信号的原因是AXI4取消了AXI3协议中对交织写数据的支持,AXI4只能进行连续写数据,因此WID信号变得冗余,为了节省端口数将WID取消掉了。
3、AXI各通道握手的先后顺序
单箭头:前后没有因果关系
双箭头:前后有因果关系
4、可以理解为out of order是burst级别乱序,而交织interleave是transafer级别乱序
参考资料:
介绍了交织以及取消的原因
AXI总线的out of order/interleaving到底是怎么一回事?_Ericcoding的博客-CSDN博客_axi的out of order