第3章子阵运算处理模块硬件电路设计
确定使用查表法实现波控系统方案以后,需要对它的硬件电路进行设计。波控系统的硬件电路主要由波控主机和子阵模块两部分组成。 波控主机在一般情况下都会使用通用成熟的模块,不需要我们进行设计。子阵模块的硬件电路的设计是重点。子阵模块确定了以FPGA 芯片为核心处理器的片上 Nios I 系统设计方案,改变了传统的以ARM或DSP为 核心器件的设计思路,充分发挥了 FPGA 的处理速度快以及片上系统扩展性好的优点。本章中将会详细介绍此方案,对子阵模块的各个功能模块进行选择,详细分析各硬件模块的特性、原理以及主要实现的功能。
3.1 FPGA芯片
3.11 FPGA的概念
FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物119。
FPGA 是一种半定制的电路,但其也是集成电路 (ASIC)的一种。它的出现极大的克服了传统电路的各类缺点,是一种适合现代科技发展需要的电路。它既克服了以前可编程器件门电路数有限的缺点,又解决了定制电路的不足,是一种新
基于FPGA的相控阵雷达波束控制系统设计(3)第3章子阵运算处理模块硬件电路设计
最新推荐文章于 2025-04-21 14:06:26 发布