乘法 DAC 是波形发生应用的理想构建模块。因为乘法数模转换器 (DAC) 的 R-2R 架构非常适合低噪声、低毛刺、快速建立的应用。从固定参考输入电压产生波形时,必须考虑一些重要的交流规格,包括建立时间、中间电平毛刺和数字 SFDR。
今天我们就来分析下这些与波形发生相关的重要 DAC 规格。
建立时间
假设 DAC 由真实的宽带低阻抗信号源(参考电压和接地引脚)驱动,那么它会迅速建立。因此,乘法 DAC 的压摆率和建立时间主要由运算放大器决定。决定运算放大器交流性能的规格包括其输入电容(必须保持最小)和 3 dB 小信号带宽。注意,运算放大器的带宽之所以受限,是因为它必须驱动 DAC 反馈电阻这一较大负载。例如,10 kΩ 的反馈电阻就是一个相当大的负载,它是决定电路配置带宽的主要极点。
那些与波形发生相关的重要DAC规格!
于 2024-03-16 13:24:09 首次发布
文章探讨了乘法数模转换器(DAC)在波形发生应用中的重要规格,包括建立时间、中间电平毛刺和数字SFDR。建立时间受运算放大器输入电容和带宽的影响,中间电平毛刺可能导致输出波动,数字SFDR则关乎动态范围。此外,文章还讨论了集成多路复用输入ADC在数据采集系统中的作用,以应对高通道密度和功耗挑战。
摘要由CSDN通过智能技术生成