面积结构设计

88 篇文章 36 订阅 ¥19.90 ¥99.00
该文探讨了FPGA开发中优化面积的方法,包括折叠流水线、控制逻辑复用、资源共享和复位策略的影响。通过具体实例,如分数乘法器的折叠和复位对RAM的影响,阐述了如何在设计中平衡速度与面积。
摘要由CSDN通过智能技术生成

面积结构设计

针对面积的拓扑是尽可能最大程度地复用逻辑资源,常常以流量(速度)为代价。
在这里插入图片描述

1、折叠流水线

折叠流水线可以优化在流水线赋值逻辑的流水线设计的面积。
在这里插入图片描述
定点的分数乘法器。A表示定点刚好在最低有效位(LSB)右边的归一化整数格式,输入B的定点刚好在最高有效位(MSB)左边,换而言之,B与A比例从0到1。

“折叠”这个乘法器,用一系列的移位加操作。
在这里插入图片描述
在这里插入图片描述

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

傻童:CPU

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值