Makefile文件

Makefile文件

安装gcc,g++,make
输入一行命令就OK

sudo apt install build-essential

在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
例子
在这里插入图片描述

在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述

在这里插入图片描述
在这里插入图片描述

在这里插入图片描述
不使用makefile时
在这里插入图片描述

在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述

在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述

在这里插入图片描述
在这里插入图片描述
精简版
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述

Makefile是一个自动化编译的工具,它通过一个名为make的程序来使用,通常在Unix-like操作系统中使用,也可以在Windows上使用。Makefile定义了一系列的规则来说明如何编译和链接程序。在Makefile文件中,可以指定需要编译的源文件和编译后生成的目标文件,并且可以设置编译过程中的依赖关系。当一个或多个源文件被修改时,make命令可以自动决定需要重新编译的程序部分,这样可以节省大量重新编译整个程序的时间。 Makefile主要由三个部分组成:规则(Rules)、变量定义(Variable Definitions)、指令(Directives)。规则部分描述了如何构建目标文件以及它们之间的依赖关系;变量定义用于存储文件路径、编译选项等信息,以简化Makefile的编写;指令则是make执行的命令,如条件判断和循环等。 一个简单的Makefile的例子如下: ```makefile # 定义编译器 CC=gcc # 定义编译选项 CFLAGS=-Wall -g # 定义目标文件 TARGET=hello # 定义依赖关系 hello.o: hello.c $(CC) -c $(CFLAGS) hello.c # 定义最终目标 hello: hello.o $(CC) -o $(TARGET) hello.o # 清理编译生成的文件 clean: rm -f $(TARGET) *.o ``` 在这个Makefile中,定义了一个名为`hello`的目标,它依赖于`hello.o`。当执行`make hello`命令时,会首先检查`hello.o`是否比`hello.c`新,如果是,则编译生成`hello.o`,然后链接生成最终的可执行文件`hello`。执行`make clean`则会删除所有编译生成的文件
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

傻童:CPU

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值