如何控制IC上电时序?

-----本文简介-----

主要内容包括:

  • 如何控制DC-DC与LDO的上电时序。

    加入粉丝群讨论——关注公众号 硬件之路学习笔记 并后台回复:粉丝群

----- 正文 -----

一、RC充电延时电路

    1. 电容充电时间公式

图片

        

        如上图所示,电池以VCC电压通过电阻R给电容C充电。那么

        在t时刻,电容两端电压Vt 有:

图片

        反推即可得到充电时间的计算公式:

图片

二、DC-DC芯片的延时上电

    1. DC-DC芯片的是能引脚

        以TI的TLV62569P为例,它的使能引脚EN脚介绍如下:

图片

       意思是:逻辑高电平则使能芯片,逻辑低电平则关闭芯片。

    2.逻辑高电平与逻辑低电平

            如下图所示,TLV62569P的逻辑高低电平电压如下,可以看到其逻辑高电平电压是0.95V。

图片

    3.为使能引脚加入RC延时

        如下图我们将DC-DC芯片TLV62569P的使能引脚EN脚加入RC延时电路即可实现延时输出电压。

图片

    4. 实际延时时间计算

      在如上图的延时结构中,假VIN是5V,R1是1K,C1是1uF,那么要使TLV62569P正常输出电压,即Vt等于0.95V。

        则延时时间t:

图片

        懒得计算的话网上也有很多在线计算:

图片

三、IC上电时序举例及其注意事项

    1. IC上电时序要求

        假设一个IC上电时序要求如下:即0.9V至少比1.8V提前0.1ms上电。

图片

    2. 选择两个同款DC-DC或者LDO

        我们以DC-DC为例:如下图,0.9V先上电,可以直接令R1=0Ω,其电容不上件,因此0.9V立即输出(由于两个是同样型号的DC-DC,不用考虑软起动)令R4=1kΩ,C=1uF,理论计算得输出1.8V要延时0.21ms才会输出,符合时序要求。

图片

    3. 注意事项

            上述例子采用的是同款DC-DC,但有些IC需要很多路电源,所以很可能出现不同型号DC-DC与LDO混搭的情况,此时就要注意其自身启动时间了,自身启动时间是指考虑到电路稳定需要时间、以及自身软起动功能导致的输出延时等。

        如果出现混搭的情况,可以根据不同电源的数据手册给出的输出时间、软起动时间等做出修改,例如以下参数:

图片

图片

        同时可以参照上述电路,每个电源都预留RC延时电路,以便根据实际测试结果去调整时序。

加入粉丝群讨论——关注公众号 硬件之路学习笔记 并后台回复:粉丝群

①、公众号主页点击发消息    

②、点击下方菜单获取系列文章

      

图片

  • 12
    点赞
  • 16
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 1
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

硬件之路学习笔记

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值