外部存储器接口(External Memory Interface, EMIF)

实际工作中使用的是型号为TMS320C6678的DSP,并通过EMIF接口与FPGA通讯。

由于EMIF接口比较简单,本文以FPGA的角度作为EMIF接口的slave端进行设计。参考手册为KeyStone Architecture External Memory Interface (EMIF16) User Guide - May 2011

FPGA与DSP之间的EMIF接口调试
EMIF接口
DSP之外部设备连接接口之EMIF
DSP学习笔记----EMIF(外部存储器接口)
有关TI DSP的EMIF接口的两个问题:地址总线不从零开始问题及寻址范围问题


1. Overview

外部存储器接口(External Memory Interface, EMIF)主要用来同并行存储器连接,这些存储器包括SRAM、NOR Flash、NAND Flash存储器等

还可以同外部并行设备进行连接,包括并行A/D、D/A转换器、具有异步并行接口的专用芯片,并可以通过EMIF同FPGA、CPLD等连接。

不支持诸如 SDR DRAM, DDR1 SDRAM and Mobile SDR的同步设备

EMIF时钟为CPU载频的1/6,例如1GHz载频的EMIF工作时钟为166.6MHz

EMIF接口可根据不同的存储器类型使用不同的接口信号。对于FPGA而言,可看作是DSP的一种外部存储器,进行通信。

2. Block Diagram

接口及说明如下
在这里插入图片描述

2.1. Addressing

注意所采用的协议为EMIF16,即16bit数据位、24bit地址位,4bit片选。因此总共可寻址范围为 4 × 2 24 × 2 B y t e s = 128 M B 4×2^{24}×2Bytes=128MB 4×224×2Bytes=128MB

但在TMS320C6678的DSP手册中,EMIF地址如下所示,为什么每片寻址范围变成是64M呢?
在这里插入图片描述

  • 下面的黄字指出对于NOR 和 SRAM为32MB,与算得一致
  • 因此EMIF每个片选的 偏移地址范围应该为0x200_0000,按字节寻址EMIFA需要25bit。但EMIFD位宽是双字节,故地址线EMIFA需要24bit即可,最低位没有体现在EMIFA中

因此每次EMIF握手的地址应为:0x7000_0000+0、0x7000_0000+2、0x7000_0000+4、0x7000_0000+8、…、0x7200_0000,以此类推

3. Timing Description

时序图如下,分为Setup、Strobe和Hold三个阶段。三个阶段的持续时间取决于Async 1 Config Register寄存器

3.1. Read Timing

读时序如下,EMIFD数据在HOLD阶段的第一个上升沿采样

在这里插入图片描述

3.2. Write Timing

在这里插入图片描述

4. EMIF Slave Design Spec

EMIF的Slave端的RTL逻辑设计。

外部存储器接口(External Memory Interface, EMIF)RTL设计 - verilog

  • 0
    点赞
  • 15
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 1
    评论
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

Starry丶

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值