学习笔记二:IBIS模型编辑报错纠正

新建IBIS文件后,写好了相应的IBIS模型文件。
写好文件后,最好要检查下是否符合ibis语法。
注意:
第一点:IBIS头文件的[File name],此处名称需要和文件名称相同,同时名称字符数需在12个字符之内。否则会报错:File_name string ‘xxxxx.ibs’ is too long, truncating to 12 characters. - File name opened ‘xxxxx.ibs’ not the same as File_name ‘xxxxx.ib’.
在这里插入图片描述
修改操作:只需要改下名称,同文件名称一致就可以消除报错。

第二点:元器件和引脚信息的[package],IBIS规范要求有效栏最小数为3个或者6个,依次(“依次”两字是重点)引脚编号,引脚逻辑名称,引脚的R、L、C寄生效应。这里的参数值一定是按照顺序的,大的在max里,小的在min里,适中的在typ里。否则编译检查时就会出现警告。警告:WARNING - CMPT ‘FIND_IBS_ERRs’: Rpkg Max value < Min value
WARNING - CMPT ‘FIND_IBS_ERRs’: Lpkg Max value < Min value
WARNING - CMPT ‘FIND_IBS_ERRs’: Cpkg Max value < Min value
在这里插入图片描述
做好上面两点,基本上可以减少不少的警告和报错,这时再编译检查还是出现诸如已下类似的报错。
在这里插入图片描述对付这种报错,可以直接使用系统自带的“自动纠正”操作,把它纠正。
在IBIS模型编辑器的菜单命令“IBIS",选择“Correct All I-V/V-t Mismatches”命令。或者也可以在左任务栏里找到“[Model]” 如下图,右键找到Correct All I-V/V-t Mismatches,点击下。在这里插入图片描述
这下再编译一次,就发现整个世界都亮了。
到了这里可以,现在可以去看看曲线效果了。在点击菜单栏“IBIS”—>“view ibis data”,弹出对话框中选择“Waveform AND Current” 选项卡。看曲线也需要注意一下下,我们曲线是U-I曲线,通常情况下,应该是零电压对应零电流,所以U-I曲线要过原点。这点图上可以清晰看到。在这里插入图片描述
还有一点就是,不同的参数值,曲线表现的也要检查看过下。就像下面(图)这样,不看不知道,一看吓锤子一跳。
注意typical和minimum数据曲线,是这样的吗。
不应该是下面(图)这样。在这里插入图片描述

  • 2
    点赞
  • 5
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 3
    评论
### 回答1: Xilinx Ibis模型是指Xilinx提供的一种用于描述其FPGA器件传输特性的模型Ibis模型是一种电气仿真模型,用于对FPGA器件的输入输出特性进行虚拟仿真和分析,帮助设计师在设计过程中更准确地评估和预测信号的传输行为。 Xilinx Ibis模型主要包括器件的输入输出电路和传输参数。输入输出电路描述了器件的输入输出端口以及其对应的电路结构,可帮助设计师了解信号的驱动和接收特性。传输参数包括信号延迟、传输电阻、电容等,它们是关键的特性参数,能够准确描述信号在器件内部传输过程中的响应和损耗。 使用Xilinx Ibis模型可以为设计团队提供以下优势。首先,Ibis模型提供了准确的电气特性,可以帮助设计师预测和解决潜在的信号完整性问题。其次,Ibis模型可以提供快速的仿真速度,较好地满足设计周期的要求。此外,Ibis模型与常见的电气仿真工具兼容,使得设计团队可以利用已有的仿真环境进行数据分析和验证。 总之,Xilinx Ibis模型是一种有效的工具,用于帮助设计师准确描述和分析FPGA器件的传输特性。它为设计师提供了快速仿真的能力,并可以用于设计优化和信号完整性验证。 ### 回答2: Xilinx IBIS模型是Xilinx公司为其FPGA和器件开发的一种电气行为模型IBIS模型是一种用于描述数字电路信号传输和引脚行为的模型,可以在电路仿真和信号完整性分析中使用。 Xilinx的IBIS模型包含了如输入输出电压波形、信号延迟、输出电阻、输入电容等参数,可以帮助设计工程师更准确地模拟和分析FPGA和器件的信号传输行为。这些模型通常是通过测试和测量得到的真实数据进行参数提取和生成。 使用Xilinx IBIS模型,可以有效地分析信号完整性和信号边际,并进行数据时序分析。设计工程师可以预测信号的传输延迟、噪声和串扰等情况,从而更好地进行设计验证和优化。 Xilinx IBIS模型的使用也有一些限制和注意事项。首先,模型的精度受到数据采集和特定参数提取算法的限制。其次,模型假设了特定的工作条件,如供电电压、温度等,需要根据实际应用进行正确的设置。此外,模型并不能考虑到所有电路的特性,只能作为一个近似模型使用。 总之,Xilinx IBIS模型是一个优秀的电气行为模型,可以帮助设计工程师更准确地分析和优化FPGA和器件的信号传输行为,提高电路设计的可靠性和性能。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 3
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

阴阳万物

您的鼓励是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值