d触发器q端的输出波形_05.SR锁存器基础知识和波形图分析

本文深入探讨了时序逻辑电路中的SR锁存器,包括由或非门和与非门组成的两种类型。分析了在不同输入组合(R和S端)下锁存器的输出状态变化,强调了SR锁存器的记忆功能。同时提到了门控锁存器,其开启和关闭受控制信号E的影响。
摘要由CSDN通过智能技术生成

时序逻辑电路工作特点是任意时刻的输入状态不仅与该当前的输入信号有关,而且与此前电路的状态有关。即具有记忆功能

锁存器和触发器是构成时序逻辑电路存储电路的基本逻辑单元。

SR锁存器 具有记忆1位二进制数据的功能

SR锁存器类型:

1.或非门组成的SR锁存器(对高电平敏感)

5e8ae52b345d168fbada117b5f323df0.png

或非门

逻辑状态分析:Q与非Q是互补状态

case1:

R,S端都为低电平时,锁存器保持原来的状态不变。SR锁存器对输入的低电平不起作用

case2:

给R端施加一个高电平1时,S端为低电平

R=1,S=0,那么Q=0,非Q=1 (或非门真值表只要有一个输入端是1,输出肯定是0)

输入信号消失R=0,S=0,Q=0,非Q=1(新的状态被记忆下来),输出不会有变化

当R=1,S=0时无论现态Q=0还是Q=1,锁存器次态Q的值被重置为0

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值