verilog中状态机的三种编码方式的比较(二进制码、独热码、格雷码)

本文探讨了状态机中的三种编码方式——独热码、格雷码和二进制码的特性与优缺点。独热码在状态较少时能提供较好的系统速度,但需要较多触发器;格雷码减少毛刺和亚稳态风险,适合状态较多的情况;而二进制码编码简单,但触发器反转次数多,可能导致亚稳态问题。在FPGA设计中,选择编码方式需根据状态数量权衡这些因素。
摘要由CSDN通过智能技术生成

最近做了一个小项目,是关于状态机中三种编码方式的比较,总结了一下三种编码方式的不同,可以会在以后IC笔试面试过程中用到,简单记录一下三种编码方式的优缺点。

三种编码方式如下图所示:其中独热码只有一位为1;格雷码每次只有一位变化;二进制码每次加1
在这里插入图片描述
独热码:
特征:每次只有一位为1
优点:因为每次只有一位为1,减少了编码的复杂度,一定程度上提高了系统的速度。
缺点:因为每次只有一位为1,需要的触发器多,在一定程度上增大了电路发生毛刺、亚稳态的概率

格雷码:
特征:每次只有一位变化
优点:因为每次只有一位变化,需要的触发器少,电路发生毛刺、亚稳态的概率小
缺点:因为每次只有一位变化,编码方式复杂

二进制码:
特征:每次加1
优点:因为每次加1,编码方式简单
缺点:因为每次加1,触发器反转次数多,也容易出现亚稳态的状况。

总结:在FPGA中当状态较少时(状态数4-24),使用独热码效果较好(;当状态较多时(>24),使用格雷码较好(状态多,使用触发器少的、毛刺少的!稳定!!)

  • 10
    点赞
  • 46
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

爱吐槽的胡椒君

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值