AD9371+ZCU102 移植到 ZCU106 : AD9371 官方例程构建及单音信号收发
ad9371_tx_jesd -->util_ad9371_xcvr接口映射: AD9371 官方例程之 tx_jesd 与 xcvr接口映射
AD9371 官方例程 时钟间的关系与生成 : AD9371 官方例程HDL详解之JESD204B TX侧时钟生成(一)
JESD204B相关IP端口信号 : AD9371 官方例程HDL JESD204B相关IP端口信号
裸机程序配置 AD9528、AD9371、FPGA IP 和主函数梳理: AD9371 官方例程裸机SW 和 HDL配置概述(一)
裸机程序配置 AD9528、AD9371、FPGA IP 和主函数梳理: AD9371 官方例程裸机SW 和 HDL配置概述(二)
一、ZYNQ 平台
之后使用 Zynq UltraScale+ MPSoC ZCU106,XCZU7EV 器件配备四核 ARM® Cortex™-A53 应用处理器、双核 Cortex-R5 实时处理器、Mali™-400 MP2 图形处理单元、支持 4KP60 的 H.264/H.265 视频编解码器
二、ADRV9371
JESD204B数字接口
2发2收,2个观测输入,1个嗅探输入(观测和嗅探通道在某一时刻只能用一个)
Rx带宽8 MHz至100 MHz,支持频分双工(FDD)和时分双工(TDD)工作模式
ADRV9371-W/PCBZ频率:300MHz – 6GHz,配有用于AD9371的高效率电源解决方案和时钟解决方案(AD9528为JESD204B设备提供Device clock 和 SYSREF信号)
三、CPRO33-30.72
目前ADRV9371-W/PCBZ使用的VCXO是122.88Mhz,为提供高质量输出时钟,AD9528需要在REFA提供 30.72 或者 61.44 MHZ等参考信号,使PLL1输出稳定的122.88MHZ信号
ADI建议 使用便携的 Crystek CPRO33-30.72 SMA oscillator
四、衰减器
ADRV9371-W/PCBZ的 J401 要求参考信号在 5dBm以下,ADI强烈建议增加6dB衰减器