FPGA入门

基于Quartus-II软件完成一个1位全加器的设计

1、半加器设计

1、打开quartusII,新建一个项目
2、选择目标芯片:cycloneIVE系列的EP4CE11529C7
3、新建原理图文件File->new->Block Diagram/Schematic File
4、在编辑窗中调入元件,完成半加器的原理图输入
5、存盘编译,只要不报错就不用管

如下图:
在这里插入图片描述
将设计项目设置成可调用的元件
File->create/update->Create Symbol File for Current File
在这里插入图片描述
将当前的bdf的文件转换为元件符号存盘。

2、半加器仿真

(1)新建波形文件。
如上面新建图形文件的方法,从“file”中选择“new”,然后从出现的对话框中选择University Program VWF。
在这里插入图片描述
(2)输入波形文件。
在波形文件编辑器左端大片空白处双击,出现“insert node or bus"对话框,点击
node finder->list-> 》
之后编辑波形图再仿真。
在这里插入图片描述
在这里笔者发现quartus没能正确的导入lib包,还没能解决这个问题。
在这里插入图片描述
之后解决了再补充。

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值