数字IC设计学习笔记_静态时序分析STA_保持时间

数字IC设计学习笔记

静态时序分析

1. 时序分析路经
2. 保持时间
    2.1 概念
    2.2 路径分析

1. 时序分析路经
在这里插入图片描述
Timing path类型:
① In2reg:input port 到 时序元件的数据输入端
② Reg2reg: 时序元件的时钟pin 到 下一个时序原件的数据输入端
③ Reg2out:时序元件的时钟pin 到 output port
④ In2out:input port 到 output port

2. 保持时间
2.1 概念
Hold time,Th,Thold,D触发器,在时钟有效边沿到来之后,数据必须保持稳定的最小时间。
在这里插入图片描述
保持时间的检查:从第一个D触发器(launch flip-flop)的时钟有效沿到下一个D触发器(capture flip-flop)的同一个时钟有效边沿。在建立时间检查的前一个边沿。
故建立时间的检查独立于时钟。

保持时间确认表达式:Tlaunch + Tck2q + Tdp >= Tcapture + Thold

2.2 保持时间路径分析:
1. 路径1:In2reg:input port到时序元件的数据输入端

  • 约束input delay:set_input_delay
    在这里插入图片描述
    时序报告:

  • Data arrived time: Tarrived = Tinput_delay + Tdp
    在这里插入图片描述

  • Data required time:Trequired = Tcapture + Thold + Tuncertainty
    在这里插入图片描述
    Slack = Tarrived - Trequired > 0;

2. 路径2:Reg2reg: 时序元件的时钟pin下一个时序原件的数据输入端在这里插入图片描述
时序图
在这里插入图片描述

由时序图可知,建立时间确认表达式:
Tlaunch + Tck2q + Tdp >= Tcapture + Thold

时序报告:

  • Data arrived time: Tarrived = Tlaunch + Tck2q + Tdp
    在这里插入图片描述
    path group 属于终点时钟域
    path type:min
    注意:hold time一定是用的最小延迟(min delay),意味着,在最小的延迟时,launch路径的时间依然大于capture路径的时间,则所有的延迟都会满足要求。
  • Data required time:Trequired = Tcapture + Thold + Tuncertainty
    Tuncertainty: 指jitter, skew的值;为了使hold检查更加严苛,所以加上Tuncertainty的值,将capture路径的时间增大。
    在这里插入图片描述
    Slack: 时间裕量,只有大于等于0时,才满足时序约束要求。
    Slack = Tarrived - Trequired > 0;;

3. 路径3:Reg2out:时序元件的时钟pin到output port

  • 约束output delay:set_output delay

  • 约束负载:set_load
    在这里插入图片描述
    时序报告:

  • Data arrived time: Tarrived = Tlaunch + Tck2q + Tdp
    在这里插入图片描述

  • Data required time: Trequired = Tuncertainty- Toutput delay
    在这里插入图片描述
    注意:在时序报告中,无hold time, 原因是,对于flipflop to output 的时序分析时,主要是分析flipfliop 与输出端口之间的组合逻辑的时序裕量能否满足hold time的要求。有图可知,所以对于capture path来讲,整段时间都包含在output delay,没有hold time。
    Slack = Tarrived - Trequired > 0;

4. 路径四:In2out: 输入port到输出port

  • 输入延迟约束:set_input_delay
  • 输出延迟约束:set_output_delay
  • 输出负载约束:set_load

在这里插入图片描述
时序报告:

  • Data arrived time: Tarrived = Tinput_delay + Tdp
    在这里插入图片描述

  • Data required time: Trequired = Tuncertainty - Toutput delay
    在这里插入图片描述
    Slack = Tarrived - Trequired > 0;


[参考资料]

  1. 邸志雄老师的课件
  2. 集成电路静态时序分析与建模

【注】:个人学习笔记,如有错误,望不吝赐教,这厢有礼了~~~


  • 5
    点赞
  • 72
    收藏
    觉得还不错? 一键收藏
  • 1
    评论
STAStatic Timing Analysis)静态时序分析设计验证中非常重要的一部分,它能够保证设计的时序满足要求,并且对于设计中存在的时序问题进行诊断和修复。PT(PrimeTime)是业界较为常用的 STA 工具之一。下面是一个 PT 做 STA 静态时序分析的教程。 1. 确定时序约束 时序约束文件是进行静态时序分析的基础,它描述了设计中的时序要求。时序约束应该包括时钟频率、时钟时序、输入输出延迟等信息。在 PT 中,时序约束文件格式为 SDC(Synopsys Design Constraints)。 2. 进行时钟分析 时钟分析是静态时序分析的第一步,它能够检查时钟网络中存在的时序问题。在 PT 中,我们可以使用 clock report 命令生成时钟分析报告。时钟分析报告能够帮助我们确定时钟路径、时钟树等信息。 3. 进行时序分析 在进行时序分析之前,我们需要将设计进行综合,并产生时序数据库(.db 文件)。时序分析主要包括前端分析和后端分析,前端分析主要是对时序路径进行分析,后端分析主要是对时序路径进行优化。 在 PT 中,我们可以使用 timing report 命令生成时序分析报告,报告中包括了时序路径、时序偏差等信息。我们可以根据报告中的信息进行时序优化,例如添加时钟缓冲、调整时钟路径等操作。 4. 进行时序约束修复 在进行时序分析时,PT 会给出一些违反时序约束的警告和错误信息。我们需要根据这些信息进行时序约束修复,以保证设计满足时序要求。在 PT 中,我们可以使用 constraint report 命令生成时序约束修复报告,报告中包括了需要修复的时序约束信息。 5. 进行时序分析验证 在进行时序分析之后,我们需要进行时序分析验证,以保证时序分析结果的准确性。在 PT 中,我们可以使用 report checks 命令生成时序分析验证报告,报告中包括了时序分析结果的正确性信息。 以上就是 PT 做 STA 静态时序分析的教程,希望能够对你有所帮助。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值