左边的电路图是需要分析的电路,我们的目的是要对此电路进行时序分析,那首先要找到该电路需要分析的时序路径,既然找路径,那找到时序分析的起点与终点即可。
寻找时序路径的起点和终点的原则如下:
起点:
-
设计边界的数据输入端口或信号输入端口;如上图右边的I0,I1;
-
时序元件(一般指DFF)的输出,例如上图右边的11,13,15;
-
存储单元的数据输出,其实这和第2条一致,时序单元也是存储单元,例如DFF,但这里的存储单元一般指存储器,例如RAM等;
终点:
-
时序单元的数据输入,例如上图右边的10,12,14;
-
存储单元的数据输入,类似于时序单元,但更多指存储器等,例如RAM等;
-
设计边界的输出Q0,Q1,Q2;
根据上述原则即可得到,时序分析的起点(最左边)和终点(最右边):
中间经过的节点都可认为是延迟单元。
实际进行时序分析时,可不必每次都这么转换,但是不得不说,这种理论化的方式可以让你的分析更具理论支撑,见多了熟悉了之后便可更快速的识别时序路径。