基于74LS160芯片的20进制计数器VHDL代码Quartus仿真

名称:基于74LS160芯片的20进制计数器VHDL代码Quartus仿真(文末获取)

软件:Quartus

语言:VHDL

代码功能:

基于74LS160芯片的20进制计数器

1、设计代码实现74LS160芯片功能

2、调用74LS160芯片,实现20进制计数器

3、对代码进行仿真

1. 工程文件

2. 程序文件

3. 程序编译

4. RTL图

5. 仿真图

部分代码展示:

LIBRARY ieee;
   USE ieee.std_logic_1164.all;
ENTITY cnt_20 IS
   PORT (
      CP  : IN STD_LOGIC;
      TC  : OUT STD_LOGIC;
      Q1  : OUT STD_LOGIC_VECTOR(3 DOWNTO 0);
      Q2  : OUT STD_LOGIC_VECTOR(3 DOWNTO 0)
   );
END cnt_20;
ARCHITECTURE behave OF cnt_20 IS
   COMPONENT LS74160 IS
      PORT (
         CP  : IN STD_LOGIC;
         MR_n : IN STD_LOGIC;
         PE_n : IN STD_LOGIC;
         CET : IN STD_LOGIC;
         CEP : IN STD_LOGIC;
         P   : IN STD_LOGIC_VECTOR(3 DOWNTO 0);
         TC  : OUT STD_LOGIC;
         Q   : OUT STD_LOGIC_VECTOR(3 DOWNTO 0)
      );
   END COMPONENT;
   
   SIGNAL TC1      : STD_LOGIC;
   SIGNAL TC2      : STD_LOGIC;
   SIGNAL MR_n     : STD_LOGIC;
   SIGNAL Q1_buf : STD_LOGIC_VECTOR(3 DOWNTO 0);
   SIGNAL Q2_buf : STD_LOGIC_VECTOR(3 DOWNTO 0);
BEGIN
源代码

点击下方的公众号卡片获取

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值