具体报错信息如下:ERROR: [DRC REQP-1941] ibuf_should_be_ibuf_analog: IBUF cell clk_in_IBUF_inst drives a SYSMON VAUXP/VAUXN pin. This connection requires that the IBUF_ANALOG Unisim be used instead.
除此之外,虽然在xdc文件中为clk_in信号约束了管脚,但是在implementation design那个可视化界面可以发现这个信号的管脚并没有约束到
原因如下:
我在工程中用到了赛灵思的mmcm IP,做一个分频
mmcm_ip u_mmcm_ip
(
.clk_in(clk_in),
......
.clk_out(clk_div)
);
同时领导要求我将时钟拉到gpio上,方便在板级验证的时候用示波器观测时钟信号是否稳定
assign gpio[0] = clk_in;
后面发现gpio[0]的管脚也没有约束上,想到应该是上面这句的问题。可能是赋值语句和前面例化IP的时候冲突了,改为:
gpio[0] = clk_div;
之后在运行就没问题了。