Vivado报错:[DRC REQP-1712] Input clock driver: Unsupported PLLE2_ADV connectivity.

一、报错内容

[DRC REQP-1712] Input clock driver: Unsupported PLLE2_ADV connectivity. 
The signal clk_50m_gen/inst/clk_in on the clk_50m_gen/inst/plle2_adv_inst/CLKIN1 
pin of clk_50m_gen/inst/plle2_adv_inst with 
COMPENSATION mode ZHOLD must be driven by a clock capable IO.

二、报错原因

IBUFGDS clk_inst (
        .O(clk),
        .I(clk_p),
        .IB(clk_n)
    );

	pll clk_50m_gen
    (

        .clk_50m(clk_50m),     
        .clk_50m_180deg(clk_50m_180deg),     

        .reset(1'b0), 
        .locked(locked),      
    
        .clk_in(clk)
    );    

PLL IP核设置出现问题。因为从上面的代码里可以看到我的PLL的输入信号clk是来自IBUFGDS的输出信号clk,而不是来自普通的单端时钟信号。虽然我的IBUFGDS已经把差分时钟变成了单端时钟,但是它仍然不是普通的单端时钟信号,这点记住就行,因此我们需要修改PLLclk_in1source参数。

三、解决办法

PLLclk_in1source参数修改为Global buffer即可!!!原因就是上面所说的,clk_in1端口的信号不是来自一般的单端时钟信号,也不是直接来自差分时钟信号,而是来自IBUFGDS
在这里插入图片描述

  • 33
    点赞
  • 62
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 8
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 8
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

耐心的小黑

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值