自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(21)
  • 收藏
  • 关注

原创 DC-DC Converter 零件挑选与Layout注意事项

DC-DC Converter 零件挑选与Layout注意事项

2023-11-22 15:55:22 118

原创 DC-DC Converter原理

DC-DC Converter原理

2023-11-22 11:29:33 383

原创 射频晶振的应用(下)

射频晶振的应用(下)

2023-11-10 00:13:45 140 1

原创 射频晶振的应用(上)

射频晶振的应用(上)

2023-11-10 00:07:30 143 1

原创 为何USB Connector会辐射

为何USB Connector会辐射

2023-10-15 17:17:30 251 1

原创 射頻功放輸入端 匹配元件的作用

射頻功放輸入端 匹配元件的作用

2023-10-11 00:40:12 275

原创 射频锁相环的作用

射频锁相环的作用

2023-10-10 00:11:43 160 1

原创 WIFI前端模块的解析

系统会根据RSSI来判断 到底是要LNA On Mode 还是Bypass Mode。因为如果没焊好 就会呈现开路状态 其Return Loss就会是0 dB的水平线。有人会问 在调PA的Load-pull时 必须PA拔掉 制造参考平面。因为如果没焊好 上电前后 其阻抗轨迹就会完全一样 因为路径一样。因此不上电与上电 其Return Loss的频率响应曲线会不同。不论是PA的Load pull 还是LNA的Source pull。

2023-06-26 10:15:16 595 1

原创 晶振造成的交互调变

晶振造成的交互调变

2023-06-12 00:48:05 145

原创 走线越宽,损耗就一定越小吗?

走线越宽,损耗就一定越小吗?

2023-06-11 00:05:20 772

原创 射频组件的挖空考虑

如何判断 射频组件焊盘的挖空必要性

2023-06-10 23:35:48 503

原创 最佳GPS LNA Gain选择

最佳GPS LNA Gain选择

2023-06-10 22:33:21 471 1

原创 电阻在PCB上的应用—Part3

另外,相较于多层式电感,绕线式电感的Q值较高,而Q值较高,不仅意味着有较低的DCR,可减少耗电流与讯号损失,而对于电容而言,Q值大则表示ESR较低,即抑制噪声能力较佳,因此挑选电容时,也要尽可能挑选Q值高的。由于MLCC的ESR比其他材质来的小,故其抑制噪声能力,以及稳压能力,都比其他材质来的好[6]。同时对于Out-of-band的噪声,亦可拥有较大的Insertion Loss,与较窄的带宽,虽然噪声频率下的阻抗值越大,其抑制噪声能力越好,但若阻抗越大,其DCR也越大,

2023-05-14 20:31:58 329

原创 电阻在PCB上的应用—Part2

没错 0欧姆或是直接Open 都可以避免RF讯号流到Common端。如果改成0欧姆, 或是直接Open (阻抗无限大) 会有啥不同?如果0 Ohm (short): 反射系数= -1。在实用上,基于所发光度及功率消耗上的考虑,我们可定。如果是讯号来源是功放呢?的电流大小,我们用了一个电阻器来达到设计上目的,如果无限大 (Open): 反射系数= 1。以上,即可发光,其电流最大可承受到。因为如果是需要阻抗控制的讯号。差别在于相位 差180度。而其两端所跨的电压降为。

2023-05-01 21:11:25 433

原创 电阻在PCB上的应用—Part1

并联终端顾名思义,便是在讯号在线,摆放落地电阻,使负载端输入阻抗与传输线的特征阻抗相匹配,达到消除负载端反射的目的。当然终端匹配的方案有许多,最常见的为串联终端,与并联终端。的现象大为改善,而在频域上,其噪声成份也减少许多。并非处于真正的静态,因而消耗大量电流,使温度升高。这样就会降低信号边沿的陡峭程度,来抑制辐射干扰与。换言之,虽然不作任何操作,但因误触发,使得此时。辐射,产生噪声,造成干扰,因此需作阻抗匹配。间,会有寄生电容,与该串联终端电阻,形成一个。做完终端匹配后,在时域上,其信号。

2023-05-01 02:17:57 511

原创 为何Cable Loss没补好 EVM会变差

为何Cable Loss没补好 EVM会变差

2023-04-25 07:15:23 587

原创 DC-DC功率电感挑选准则

DC-DC功率电感挑选准则问题:DC-DC功率电感挑选准则?回答:饱和电流:当流经电流过大时,其电感值会下降。而电感值下降30%时,所对应的电流值大小,称之饱和电流,Isat。以上图为例,一个10uH的电感,如果5A的电流,使其电感值下降到7uH,亦即下降了30%我们称这颗电感的饱和电流为5A所以我们知道,当功率电感饱和时,电感值会下降而在[1]得知,电感值下降,其稳流能力跟着下降,亦即Ripple会加大,进而加强EMI辐射干扰所以从上图右可知,一但功

2020-11-16 19:20:42 7287

原创 DC-DC的功率电感 是越大越好? 还是越小越好?

DC-DC的功率电感 是越大越好? 还是越小越好?问题: DC-DC的功率电感 是越大越好? 还是越小越好?回答: 刚刚好最好 过大过小都不好首先由公式可知:电感值越大 其Ripple越小 亦即电流越稳定进而降EMI辐射干扰但过大的电感值 会使得瞬时反应变慢亦即电流变化 跟不上电压变化有可能Switch Off时 电流却还在上升阶段有可能Switch On时 电流却还在下降级段再来 从自我谐振频率的角度分析

2020-11-15 22:00:26 25623 6

原创 RF走线下层挖空 会增加寄生电容?

RF走线下层挖空 会增加寄生电容?问题: 在维持RF走线50奥姆不变情况下,请问下层挖空会使RF讯号走线与GND plane之间的寄生电容,变大还变小? 为什么?回答: 不一定。以下图Stack-up为例,8层板,3-2-3假设走线走Top层,L2当GND,计算结果 :假设走线走Top层,L3当GND,计算结果 :依照电容公式:我们用单位长度计算表面积,亦即L = 1,所以寄生电容公式可写成 :所以现在得知 寄生电容

2020-11-15 19:39:08 1096

原创 GPS模块的摆放

问题:GPS模块的方块图如下:请问要放A点还是B点?答案: 这模块不能用

2020-11-15 16:57:29 901

原创 关于射频芯片输出阻抗到天线的阻抗匹配问题

关于射频芯片输出阻抗到天线的阻抗匹配问题問題:一般匹配都是会知道源端阻抗和负载端阻抗。假如不知道射频芯片的输出阻抗,也就是源端阻抗,知道负载阻抗,这样要怎么调匹配呢。射频芯片数据手册给出芯片射频输出端加一个电容和两个电感网络,在电感网络输出端是50欧姆(问题是必须要按照数据手册里面的PCB来布局,而且器件型号也要完全一致,所以这很难达到)回答:你需要两组匹配电路 如下:因为你的芯片 不是一出来就50奥姆 要靠额外的匹配电路使得看进去时 为50奥姆而天线也有天线的匹配电路

2020-11-15 15:10:35 3069

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除