PMOS & NMOS电流流向及符号图

with NMOS, current flows from Drain-to-source (arrow points away from device at the Source)
with PMOS, current flows from Source-to-drain (arrow points to the device at the Source)

在这里插入图片描述

NMOS是栅极高电平(|VGS| > Vt)导通,低电平断开,可用来控制与地之间的导通。
PMOS是栅极低电平(|VGS| > Vt)导通,高电平断开,可用来控制与电源之间的导通。

NMOS因Source端一般接地(低电位),所以要让|VGS| > Vt, 则Gate端一般要接正电压,这样管子才能导通;

PMOS因Source端一般接VDD(高电平),所以要让|VGS|>Vt,则Gate端一般要接负电压(低于VDD的电压),这样管子才能导通。

NMOS增强型管:uG-uS>0,且 |uG-uS|>|uGS(th)| ,uGS|th|是开启电压;

PMOS增强型管:uG-uS<0 , 且 |uG-uS|>|uGS(th)| , uGS|th|是开启电压;

PMOS导通是在G和S之间加G负S正电压。NMOS相反

电流流向:

nMOS晶体管导通是通过沟道里面的电子产生电流的,一般NMOS的源极接衬底,共同接到地,漏极到源极加上正电压,电子从源极向漏极流动,我们取电流的方向和电子流动的方向相反,所以电流是漏极流到源极。
如果NMOS的源极不接衬底,不接到地,那么只要是G-S正偏就可以,Vgs大于门槛电压,MOS就可以导通。

电流可由D–>S(nmos),也可S–>D(pmos)。主要是看源极和漏极之间的电位,漏极电位高于源极,电流D到S。源极电位高于漏极,电流S到D。

在这里插入图片描述

NMOS:
在这里插入图片描述
PMOS:
在这里插入图片描述

————————————————
版权声明:本文为CSDN博主「_Charles_Chen」的原创文章,遵循CC 4.0 BY-SA版权协议,转载请附上原文出处链接及本声明。
原文链接:https://blog.csdn.net/chenhuanqiangnihao/article/details/112542695

### PMOS符号及其表示方法 PMOS(P-channel Metal-Oxide-Semiconductor Field-Effect Transistor,P沟道金属氧化物半导体场效应晶体管)是一种常见的MOSFET类型,在数字和模拟电路中有广泛应用。其符号通常用于描述器件的功能以及与其他元件的连接关系。 #### 1. 增强型PMOS符号 增强型PMOS的标准符号由一个圆圈包围的箭头组成,箭头指向内部,代表载流子为空穴。如果存在体二极管,则会在符号中标明体端(Bulk/Substrate)。以下是标准的增强型PMOS符号: ```plaintext G | o / \ D---S / B (可选) ``` 其中: - **G** 表示栅极(Gate),控制电流流动的关键电极。 - **D** 表示漏极(Drain),电流流出的一侧。 - **S** 表示源极(Source),电流流入的一侧。 - **B** 表示体端(Body/Bulk/Substrate),有时会省略或直接接地[^3]。 #### 2. 耗尽型PMOS符号 对于耗尽型PMOS,其符号与增强型相似,但为了区分两者,通常在栅极端增加一条平行线来表示固定导通状态下的通道。如下所示: ```plaintext G | = / \ D---S ``` 这种符号的变化表明即使没有施加栅极电压,该类型的PMOS也可能处于部分导通的状态。 #### 3. PMOS的工作原理概述 当PMOS工作时,其操作依赖于栅源电压 \( V_{GS} \) 和阈值电压 \( V_{TH} \) 的相对大小。具体而言,只有当 \( V_{GS} &lt; -|V_{TH}| \) 时,PMOS才会进入饱和区并允许较大的电流从源极流向漏极[^2]。由于电子流动方向与传统定义不同,因此实际标注中的电流方向是从漏极到源极。 #### 4. 实际应用中的简化表示 在某些情况下,尤其是逻辑门的设计中,可能会采用更加简洁的形式展示PMOS和其他组件的关系。例如,在CMOS反相器中,PMOS常被描绘成上拉开关的一部分,而NMOS则作为下拉路径[^1]。 ```python # 示例代码:简单实现CMOS反相器功能仿真 def cmos_inverter(input_voltage, vdd=5, threshold_p=-0.7): if input_voltage &gt;= vdd + abs(threshold_p): output = 0 # NMOS conducts; PMOS off elif input_voltage &lt;= 0: output = vdd # PMOS conducts; NMOS off else: output = None # Transition region return output ``` 上述函数展示了如何基于输入信号判断输出状态,体现了PMOS在组合逻辑中的作用。 ---
评论 4
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

sunvally

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值