vcs中debug选项、波形dump对仿真时间的影响

一、现象

        最近跑了一个比较复杂的模块的仿真,仿真时间大约在30min,跑完使用simprofile分析过,无异常点,且DUT运行时间占总的仿真时间约70%~80%。之前有看到过debug选项、波形dump会对仿真时间造成影响,刚好最近不是那么忙,就用这个模块测试了下。先看数据:

二、分析

-debug_pp/-debug/-debug_all提供了三档debug能力,所以耗时是逐渐增加的。-debug_access则提供了更加精细化的debug能力,在不加额外参数时,-debug_access能力略弱于-debug_pp(主要是debug_region不一样),-debug_access+all则提供了最强大的debug能力,所以耗时最多。此外,发现波形dump会占用很多时间。

三、结论

  • 可以参考synopsys推荐的做法,一般回归开启-debug_pp或不加debug选项,需要定位问题时再开启具体的debug选项。
  • dump波形的模块尽量少,dump波形的深度也应该适当。
  • 11
    点赞
  • 64
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值