FPGA中光纤,ddr3,srio数据传输速率、带宽分析

需求分析:FPGA通过光纤接收数据,将接受的数据写入ddr中,再通过srio将数据传递给dsp。光纤传输的数据量为17万个32bit数据。

光纤速率分析:由于在光纤IP核中设置的速率为3.125G,单位bit。数据位宽为16bit。又由于光纤传输数据会进行8b/10b编码。因此单根光纤本地的传输速率为 3.125*0.8/16=156.25Mbit/s(即ip核的时钟为156.25M),因此总速率为156.25*16bit

DDR速率分析:由于ddr输入的实际物理宽度,即input进来的数据宽度为32bit。在ddr3的IP核中设置的clock period为800M(由于DDR在时钟上升都传输数据),所以实际传输速率为1600Mbit/s。所以总速率为1600*32=51200Mbit/s=6400Mbyte/s=6.25Gbyte/s。(由于ddr的axi接口时钟位宽为256bit,因此uiclk=1600*32/256=200M)。

srio速率分析:由于srio的ip核中设置速率为3.125G,由于是X4,因此算上效率后,srio传输速率为1GB/s。

经分析ddr3的传输速率大于光纤与srio的传输速率。因此需要考虑在一个驻留内,按光纤速率计数数据量是否能够完全存入ddr中,以及在开始读ddr到驻留结束,数据是否能按照srio传递速率转发。

还需注意的是如果在读ddr的时候同时还有数据写入ddr的话,ddr的读写速率会慢很多。此时光纤传递的数据可能会丢失。

 

  • 0
    点赞
  • 20
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值