PDN系统由于存在寄生电阻、寄生电感、寄生电容等寄生参数,其阻抗并不为0,当芯片工作电流由电源芯片输出,经PDN系统达到芯片端时,就会在芯片端造成一定的直流压降和瞬态噪声(也称AC噪声)。通常芯片要求的电压波动范围是理想电平的±5%,一般来说直流压降和交流噪声之和必须小于芯片正常工作允许的最大电压波动值。
PDN系统的直流压降仿真在《基于PowerDC的直流压降仿真》中介绍,本文档介绍PCB上的PDN系统的瞬态噪声仿真。由于PDN系统的瞬态噪声从低频到高频均存在,PCB上能够优化的噪声频段一般在100Khz-20Mhz,且交流噪声某一频点的电压幅值等于该频点的瞬态电流值与PDN系统在该频点的阻抗之积,通常近似认为各频点的瞬态电流值相等且均为最大工作电流的1/2,所以PDN系统的瞬态噪声仿真可通过观察此频段的交流阻抗间接评估。
需要注意的是,认定各频点的瞬态电流值相等且均为最大工作电流的1/2属于过度设计,但由于各频点的瞬态电流值与芯片类型以及芯片工作状态有关,除非厂家提供具体电流文件,否则我们无法获取准确值。目前业界通常采用各频点的瞬态电流值相等且均为最大工作电流的1/2的方法评估。
交流目标阻抗计算公式如下图,100KHz-20MHZ频段内,PCB上的PDN系统的交流阻抗值应该小于目标阻抗值。
一.仿真工具
仿真工具Sigrity PowerSI组件,软件版本Sigrity2016。
二.仿真过程
1.启动仿真软件:打开仿真软件SigritySuitemanage,打开Allegro SigritySuitem