SR触发器

本文介绍了一个SR触发器的FPGA实现,并提供了详细的测试脚本代码。通过设置不同的输入S和R,模拟了不同状态转换,展示了SR触发器的工作原理。
摘要由CSDN通过智能技术生成
module cy4(input S,
           input R,
           input clk,
           input rst_n,
           output reg Q
        );
always @(posedge clk or negedge rst_n)
  if(!rst_n) Q <= 1'b0;
  else 
    case({S,R})
      2'b00: Q <= Q;
      2'b01: Q <= 1'b0;
      2
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值