数字信号处理——线性相位型(Ⅱ、Ⅳ型)FIR滤波器设计(2)

该博客详细介绍了如何在FPGA上实现线性相位型(Ⅱ、Ⅳ型)FIR滤波器,包括设计思路、FPGA结构、编程实现、功能仿真和板级调试。重点讨论了FIR滤波模块和点频激励信号产生模块的设计,并给出了MATLAB验证和FPGA仿真结果。
摘要由CSDN通过智能技术生成


目录

引言

设计说明

1、FPGA设计思路

1.1 FIR滤波模块

1.2 点频激励信号产生模块

2、FPGA设计结构

2.1 FIR滤波模块

2.2 点频激励信号产生模块

3、编程实现

3.1 FIR滤波器模块

3.1.1 产生FIR系数、量化、写入COE

3.1.2 线性相位型FIR滤波器模块设计(关键)

3.1.3 ROM IP 配置说明

3.2 点频激励信号产生模块

4、功能仿真

4.1 点频激励信号产生模块仿真

4.2 模块联合仿真

5、板级调试

总结

参考声明






引言


本篇博客承接上一篇博客:

数字信号处理——线性相位型(Ⅰ、Ⅲ型)FIR滤波器设计(1)

准备把Ⅱ、Ⅳ型的线性相位FIR滤波器也给实现了,这样算是FIR滤波器多结构实现的部分就告一段落。

其实Ⅱ、Ⅳ型(滤波器长度为偶数)的线性相位FIR滤波器实现的思路和上篇博客Ⅰ、Ⅲ型设计的思路完全一致,所以此篇博客仅贴出一些源代码以及调试验证的结果图片,思路上的东西和整体结构上的东西基本和上篇博客保持一致,细节地方略有区别。因此,在阅读本篇博客之前先看一下上篇博客,关于Ⅰ、Ⅲ型FIR滤波器设计的整体内容

好了,引言就说这些吧,开搞!



  • 1
    点赞
  • 2
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

在路上-正出发

哈哈,多少是个心意

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值