锁相环技术原理及FPGA实现4.5

本文介绍了FPGA一阶锁相环的设计,包括顶层文件设计、ModelSim仿真测试和MATLAB生成测试数据。在ModelSim中进行行为仿真时,通过MATLAB生成400Hz测试信号并编写测试激励文件,确保环路功能验证。
摘要由CSDN通过智能技术生成
4.4.5 顶层文件设计

        设计好各一阶环路的各功能模块后,顶层文件的设计变得十分简单,只需将各功能模块连接起来即可。
        在 FPGA 工程界面中依次单击“ File→New”菜单,在弹出的界面中依次选中“ Design Files
→Verilog HDL File”选项,生成 Verilog HDL 类型的空文件。为便于管理,本书所有实例均将 Verilog HDL 源文件存入在工程目录下的 source 文件夹下。下面是顶层文件的程序清单。

//PllOneOrder.v 程序清单
module PllOneOrder (
rst,clk,din,
dout);
input rst; //复位信号
input clk; //系统时钟: 8 kHz
input signed[9:0] din; //输入信号
output signed[9:0] dout; //相干载波输出
//NCO 初始频率常量(400Hz)
parameter START_FREQUENCY = 35'd1717986918;
//输入信号同步及限幅处理后的信号
reg signed[9:0] din_d;
//NCO 核接口
wire signed[9:0] nco_sin;
wire signed[9:0] nco_cos;
wire nco_rst_n;
wire nco_clken;
//鉴相乘法器输出
wire signed[19:0] pd_mult_out;
/
  • 4
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

BinaryStarXin

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值