vivado-vitis-2024.1 ps_hello_world 实验

实验环境

vivado:2024.1
vitis:2024.1
核心板:ZYNQ-7020

实验内容

实验PS端串口打印 "Hello world "

硬件配置

打开vivado2024,新建一个工程
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述

在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
点击 Create Block Design 开始IP配置

在这里插入图片描述
在这里插入图片描述

在这里插入图片描述
在这里插入图片描述
首先连接线
然后点击自动连接线
在这里插入图片描述
在这里插入图片描述
在“Hierarchy(层级)”标签页再次右键点击 system.bd,然后选择“Create HDL Wrapper(创建
HDL 封装器)”,此步骤是用来创建 Block Design 的 HDL 封装器文件。

在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
Out-of-context module runs were launched for generating output products
启动了脱离上下文的模块运行以生成输出产品

在菜单栏中选择 File > Export > Export hardware 导出硬件,并在弹出的对话框
中,勾选“Include bitstream”。然后在菜单栏选择 Tools> Launch Vitis IDE,启动 Vitis 软件
在这里插入图片描述

软件设计

这里只有展示如何实验vitis2024.1创建裸机应用
首先需要创建平台工程
在这里插入图片描述

在这里插入图片描述
导入刚才生成的XXX.xsa文件
在这里插入图片描述
在这里插入图片描述

Note: A domain with selected operating system and processor wil be added to the plaform. The platform can be modifed later to add new domains or change setings
注意:具有选定操作系统和处理器的域将被添加到平台中。平台可以在以后进行修改以添加新域或更改设置。
在这里插入图片描述
平台工程创建成功 点击build 编译,又有在确保平台工程编译通过后才能编译应工程
在这里插入图片描述
创建应用程序
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述

添加.c文件 编写代码
在这里插入图片描述
点击编译
在这里插入图片描述

下载验证

在这里插入图片描述

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

li星野

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值