DDR3的DQS_p/n信号电平摆幅变化不一致现象

环境: zynq7100,  MT41J64M16


现象:

(1) 处理器读DDR3的操作,DQS_p/n信号与DQn信号一道,由DDR3发出,处理器接收。

测量发现,DQS信号电平摆幅低低高高的现象,摆幅高时能达到正常摆幅要求,低时只是正常摆幅的一半左右。

(2) 处理器写DDR3的操作,DQS_p/n与DQn一道,由处理器发出,DDR3接收。

测量信号正常,DQS信号差分摆幅一致,电平摆幅满足要求。


问题结论:细致测试发现,在读取DDR3的操作中,ODT信号有被处理器驱动变化的情况,这不符合DDR3手册中关于READ Operation时,ODT不允许变化的要求。

做出修改后,问题解决,READ操作时,DQS信号摆幅一致了。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值