DDR为什么需要DQS信号?

1.原理

DDR(double data rate SDRAM)中的数据是双边沿传输,即在时钟的上升和下降沿都可以采样,它和单边沿传输的SDRAM(即SDR,single data rate SDRAM)的区别如下图,图中的data eye即数据的两次传输之间围成的区域,图(a)为SDR的传输示意图,因为只有一个时钟沿传输数据,所以称为single-edged clocking,图(b)为DDR的传输示意图,因为是两个时钟沿传输数据,所以称为dual-edged clocking。
在这里插入图片描述

在SDR中,data eye是由两个同向时钟沿围成的(在图中即为在时钟上升沿,发送端驱动数据),中间还会有一个反向时钟沿,在该反向时钟沿的时刻(在图中即为下降沿)数据是稳定的,所以该反向时钟沿可以用来在接受端采样数据。简而言之就是每个data eye有两个可用时钟沿,左边的上升沿用于发送端驱动数据,中间的下降沿用于接收端采样数据,而右边的时钟沿就属于下一个data eye了。
而在DDR中,data eye是由紧邻的两个反相时钟沿围成,每个data eye可用的时钟沿个数减半(即只有一个),这个时钟沿只能用于驱动或采样数据,而无法把两件任务都完成。因此必须引入另一种机制来弥补这一缺陷,这一机制就是DQS(data strobe signal),它被称为同步时序参考信号( source-synchronous timing reference signal)。

2.DQS的通用方法

下图是读操作的时序图,DQS由DRAM产生并送给controller,DQS和DQ都和clock的边沿对齐(edge aligned),controller将DQS delay 90°(需要额外的delay电路),delay后的DQS边沿和DQ的中心对齐(centere-aligned),可以用来采样稳定的数据。
在这里插入图片描述

下图是写操作的时序图,DQS由controller产生并送给DRAM,DQS和clock的边沿对齐(edge aligned),而DQ和clock是中心对齐的(edge-aligned,也需要额外电路),DRAM就可以直接用DQS的边沿采样数据。
在这里插入图片描述

可以看到,写操作和读操作中的DQS、DQ、clock的关系是不同的,且都需要controller提供额外的电路来保证它们的关系,原因DRAM通常是大规模生产,把额外电路的负担都放到controller一侧,可以降低DRAM的成本。

另外,在高速接口设计中(尤其是DDR这种并行高速接口),要尽量减少信号传输时间的uncertainty(通常由skew和jitter两部分组成),以保证所有数据都能被同时正确采样,这就需要精细的板上布线和复杂的训练(traning)。为了减小时序收敛难度,DDR不是同时将所有DQ线的时序同时进行约束,而是将它们每8个bit为1组,且每一组都有自己的DQS信号。

3.LPDDR5中的DQS

LPDDR5中,仿照GDDR引入了高频的数据时钟WCK,和命令时钟CK分开,二者的频率比为1:2或1:4。WCK作为写操作的DQS,额外引入了一个新的端口RDQS作为读操作中的DQS。

RDQS在写操作中用来传输link ECC。

要深入理解DDR内存技术中差分时钟CK#和DQS信号如何确保数据同步传输,可以参考《DDR内存关键技术解析:差分时钟与DQS的作用》。这本书详细介绍了DDR内存中使用的关键技术及其对数据同步的影响。 参考资源链接:[DDR内存关键技术解析:差分时钟与DQS的作用](https://wenku.csdn.net/doc/681k5m1zei?spm=1055.2569.3001.10343) 在DDR内存中,差分时钟信号是由一对互补的信号CK和CK#组成,它们同时工作以提供精确的时钟同步。差分时钟信号的设计确保了即使在高速数据传输和不断变化的温度等环境因素下,数据传输的时钟频率仍然保持稳定。CK#作为CK的反相信号,能够准确地补偿CK信号的任何偏移,从而保持了两个信号的同步,这对于高速数据传输至关重要。 数据选取脉冲(DQS)是DDR内存数据同步机制的另一个关键组成部分。DQS信号在数据传输过程中起到了时钟和数据同步的作用。在数据写入操作时,DQS信号由内存控制器提供,作为数据传输的时间参考;在数据读取操作时,DQS信号则由DRAM生成,与数据信号一起被内存控制器接收。通过DQS信号,可以准确地采样数据信号,确保数据在接收端的同步性。 在实际数据传输中,预取技术使得数据可以在DQS信号之前就准备好,而tAC(Access time from Clock)参数定义了数据相对于DQS触发点的最大延迟时间。这个参数至关重要,它确保了即使在高速传输和多通道数据同步的情况下,数据也能够被正确地同步和采样。 因此,差分时钟CK#和DQS信号共同工作,确保了DDR内存中数据的准确传输和同步。理解这些机制对于设计和优化DDR内存系统、提高数据传输效率和稳定性至关重要。如果你希望进一步深入研究DDR内存的技术细节和应用实践,建议详细阅读《DDR内存关键技术解析:差分时钟与DQS的作用》,这份资料将为你提供更全面的视角和更深入的技术理解。 参考资源链接:[DDR内存关键技术解析:差分时钟与DQS的作用](https://wenku.csdn.net/doc/681k5m1zei?spm=1055.2569.3001.10343)
评论 9
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值