1、对于xilinx的fpga芯片来说,没接到MRCC的时钟,除了上篇所说的no buffer+ bufg,
在set_property CLOCK_DEDICATED_ROUTE FALSE [get_nets xxx]
时要注意约束的是 进入MCM或者PLL的信号,而不是最外部的输入信号。
2、动态截取固定位宽:
3、自制异步fifo,地址如下:
自制异步FIFO,谨慎下载,因为我后来加了动态截取位宽的内容,但是动态截取没有成功,所以要想成功运行需要读懂程序,删除掉这部分内容才可以正常运行普通的异步fifo。很久之前的,懒得改了。
4、xilinx的fifo ip核使用注意:
5、nexys video使用flash下载程序,首先手册里写的flash是S25FL256S ,然后板卡需要找到一个跳线帽,从jtag换到qspi,最后,vivado显示下载成功后,一定要多等一会,我大概等了两分钟,程序才从flash到fpga固化。(ps:mcm管理模块也要多等一会,,,,,,他这个好像1us之后才初始化完成,正常输出clk)