2.5D封装与3D IC封装主流产品介绍

66 篇文章 7 订阅
63 篇文章 5 订阅


2.5D封装和3D IC封装都是新兴的半导体封装技术,它们都可以实现芯片间的高速、高密度互连,从而提高系统的性能和集成度。但是它们之间也存在一些差异和异同点。

1、3D 结构与 2.5D 有何不同?

首先,2.5D封装和3D IC封装的互连方式有所不同。2.5D封装是通过TSV转换板连接芯片,而3D IC封装是将多个芯片垂直堆叠在一起,并通过直接键合技术实现芯片间的互连。在 2.5D 结构中,两个或多个有源半导体芯片并排放置在硅中介层上,以实现极高的芯片到芯片互连密度。在 3D 结构中,有源芯片通过芯片堆叠集成,以实现最短的互连和最小的封装尺寸。

1de4b2e807eb928ce06d9eda5cef0b10.jpeg

其次,2.5D封装和3D IC封装的制造工艺也有所不同。2.5D封装需要制造硅基中介层,并且需要进行微影技术等复杂的工艺步骤;而3D IC封装需要进行直接键合技术等高难度的制造工艺步骤。

364c109ca200f10f7b788da344f43a72.jpeg

此外,2.5D封装和3D IC封装在应用场景和性能方面也有所不同。2.5D封装通常应用于高性能计算、网络通信、人工智能、移动设备等领域,具有较高的性能和灵活的设计;而3D IC封装通常应用于存储器、传感器、医疗器械等领域,具有较高的集成度和较小的封装体积。

cbc2afc010ae20251e0896e83e9c41c7.jpeg

2、2.5D封装主流产品介绍
英特尔的EMIB

d876525fae47c533ca9e62f812af9036.jpeg

英特尔的EMIB 概念与2.5D封装类似,但与传统2.5D封装的区别在于没有TSV。也正因如此,EMIB技术具有封装良率正常、无需额外工艺、设计简单等优点。 台积电的CoWoS技术

8452ccaed9f7be9e51c6b387c3893895.jpeg

台积电的CoWoS技术

台积电的CoWoS技术也是一种2.5D封装技术。根据中介层的不同,可分为三类。一是CoWoS_S(使用Si衬底作为中介层),二是CoWoS_R(使用RDL作为中介层),三是CoWoS_L(使用小芯片(Chiplet)和RDL作为中介层)。 三星的I-Cube

ef94196fe9b60fa254091cbdbdaad3b9.jpeg

三星的I-Cube

三星的先进封装包括四种解决方案:I-Cube、X-Cube、R-Cube和H-Cube。其中,三星的I-Cube属于2.5D套餐。 3、3D IC封装主流产品介绍 台积电SoIC技术

2b59af73573aed32da741cc8c0b2147c.jpeg

台积电SoIC技术

台积电的SoIC技术属于3D封装,是wafer-on-wafer键合技术。SoIC技术采用TSV技术,可以实现非凸点键合结构,将许多不同性质的相邻芯片集成在一起。 SoIC 技术将同类和异构小芯片集成到单个类似 SoC 的芯片中,该芯片具有更小的尺寸和更薄的外形,可以单片集成到高级 WLSI(又名 CoWoS 和 InFO)中。新集成的芯片从外观上看是一颗通用SoC芯片,但内嵌了所需的异构集成功能。 英特尔的 Foveros 技术

fd0870e7bb055f9c9dc8091dc4b1a19a.jpeg

英特尔的 Foveros 技术 从3D Foveros的结构来看,底部是封装基板,上面放置了一个底部芯片,作为有源中介层。中介层中有大量的TSV 3D硅通孔,负责连接上下焊球,让上层芯片和模块与系统其他部分进行通信。 三星的X-Cube 3D封装技术

94aa9e21852cfe9a17a724f661d88b0e.jpeg

使用 TSV 工艺,三星的 X-Cube 测试芯片已经能够将 SRAM 层堆叠在逻辑层之上,并通过 TSV 将其互连。工艺是三星自己的7nm EUV工艺。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值