数电学习(五、触发器)(一)

本章目的是用第三章的门电路构成一个理想器件去做memory device。本章以门电路为基础(不会打开),会用门的结构来构成存储器件,会根据电路结构的变化分析性能的变化。强调电路内部结构,但是不是结果,一旦达到满意的性能,立刻封装起来,这个模块就成为memory device
摘要由CSDN通过智能技术生成


引言

组合逻辑电路只是数字电路的一部分,因为它有致命的缺点,例如要设计一个按下就亮再按就灭的灯。

  1. 不知道灯过去的状态,输出不只取决于输入,还取决于过去有状态
  2. 输入不是固定值,而是从一个值变到一个值,没办法列真值表

为了改变第一个问题,有了时序电路,时序电路由组合部分(计算输出和计算下一个状态)和存储原件(存储电路状态)构成。由LOAD信号控制一拍一拍来,和储存原件相配合。

本章目的是用第三章的门电路构成一个理想器件去做memory device。本章以门电路为基础(不会打开),会用门的结构来构成存储器件,会根据电路结构的变化分析性能的变化。强调电路内部结构,但是不是结果,一旦达到满意的性能,立刻封装起来,这个模块就成为memory device。

触发器(Flip Flop)

概述

  1. 用于记忆一位二进制信号
  • 有两个能自行保持的状态
  • 根据输入信号可以置成0或1
  1. 分类
  • 触发方式(电平,脉冲,边沿)(动作特点)
  • 按逻辑功能(RS,JK,D,T)(功能描述)

SR锁存器

电路结构与工作原理

在这里插入图片描述
(当然也可以用与非门构成,原理相同)
Rd = 0,Sd = 1的时候,Q就是1,这时候Sd就可以退化成零,输出还是保持

  • Q,Q’:触发器的输出(现态)
  • Q的n+1次方,Q的n次方(次态)(书上是Q*和Q)
  • Rd:reset置零端,d是direct
  • Sd:set置一端

在这里插入图片描述

  • 真值表变成状态转换表
  • Q会同时出现在输入和输出
  • Sd和Rd同为0,输出就要问过去了
  • 在置一和置零时,与过去无关,这也是对触发器的要求
  • Sd和Rd同为1,消失后不稳定
  • 所以,正常工作下,应遵守Sd*Rd = 0

电平触发的触发器</

  • 2
    点赞
  • 14
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

普通的晓学生

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值