hdlbits系列verilog解答(Hadd)-65


一、问题描述

本节我们创建一个半加法器。半加法器将两个位相加(无进位)并产生求和和进出。

模块声明
module top_module(
input a, b,
output cout, sum );

思路:
可用真值表写出逻辑表达式,或者直接用数据流方式。

真值表


二、verilog源码


module top_module( 
    input a, b,
    output cout, sum );
    
    //assign {cout,sum} = a + b;
    assign sum = a^b;
  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值