FPGA实验 - DDS

本文介绍了DDS(Direct Digital Synthesis)信号发生器的工作原理,通过mif_maker.exe软件生成正弦波和手绘波形数据。接着详细讲解了FPGA中DDS模块分析,包括PLL/ROM IP核的创建,以及代码实现过程。通过仿真测试验证了设计的正确性,实验成功实现了DDS信号的产生。
摘要由CSDN通过智能技术生成

DDS

概念

  • DDS(Direct Digital Synthesis)信号发生器:直接数字频率合成技术。
  • 将参考波形按照一定的采样时钟进行采样,并量化为预先设置的数据位宽,后将数据存入存储设备中,输出存储设备中的数据即可形成想要的波形。

生成数据

  • 借助mif_maker.exe软件生成要存储的数据,全局参数设置如下
    在这里插入图片描述
  • 生成一个正弦波形及一个手绘波形,分别保存为sin.mif和start.mif文件。
    在这里插入图片描述
    在这里插入图片描述

模块分析

  • 主模块如下
    在这里插入图片描述
端口 说明
sys_clk 系统时钟端口,50MHz
dds_wave 波形输出端口
模块 说明
my_pll 利用PLL创建一个1MHz时钟信号clk,locked信号作为D触发器的异步复位信号
my_rom ROM导入输入文件数据,用以数据提取

IP核创建:PLL/ROM

  • 可参考锁相环调用,c0端口产生1MHz的时钟信号。
    在这里插入图片描述
  • 参考ROM调用,bits/words保持跟存储的数据参数一样。
    在这里插入图片描述
  • 这里导入要存储的波形文件
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值