fpga设计中如何防止信号被优化

本文分别对quartus和vivado防止信号被优化的方法进行介绍。

为什么要防止信号被优化

​ 在FPGA开发调试阶段,经常遇到这样的情况,需要临时添加信号,观察信号变化,用来定位代码中存在的问题,很多时候这些临时添加的信号会被综合工具优化掉,为了防止这种情况的发生,可以使用添加虚拟引脚(quartus)和代码中添加属性(vivado)。

​ 下面分别对两种方法进行说明,在原有代码中加入如下代码,观察cnt信号是否被优化,能否通过逻辑分析仪进行观测。

reg [3:0] cnt;
always@(posedge clk,negedge locked)
begin
	if(!locked)
		cnt <= 4'd0;
	else
		cnt <= cnt + 1'b1;
end 

Quartus中如何设置虚拟引脚

​ 在quartus中加入上述代码后,将cnt信号设置成输出引脚。下面将cnt信号设置为虚拟引脚。

方法1:

​ 在qsf文件中添加如下内容:

set_instance_assignment -name VIRTUAL_PIN ON -to cnt[0]
set_instance_assignment -name VIRTUAL_PIN ON -to cnt[1]
set_instance_assignment -name VIRTUAL_PIN ON -to cnt[2]
set_instance_assignment -name VIRTUAL_PIN ON -to cnt[3]

编译后,添加signal tap,cnt信号可以添加,说明没有被优化。

[外链图片转存失败,源站可能有防盗链机制,建议将图片保存下来直接上传(img-Myx7eyYa-1676200710359)(./pic/1.png)]

方法2:

​ 将cnt信号设置成输出后,打开Assignment Editor,进行如下设置。

[外链图片转存失败,源站可能有防盗链机制,建议将图片保存下来直接上传(img-Px5h1MU5-1676200710361)(./pic/2.png)]

Vivado中防止信号被优化

在代码中加入(* dont_touch = “true” *) 。

(* dont_touch = "true" *) reg [3:0] cnt;
always@(posedge clk,negedge locked)
begin
	if(!locked)
		cnt <= 4'd0;
	else
		cnt <= cnt + 1'b1;
end 

重新编译后,使用ila观测cnt,ila中有信号,证明信号没有被优化。

[外链图片转存失败,源站可能有防盗链机制,建议将图片保存下来直接上传(img-veJ9fSn4-1676200710361)(./pic/3.png)]

  • 0
    点赞
  • 4
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

硬码农二毛哥

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值